如果想速成,那就上网看视频吧,这样主要是面对应用的,一个小时内让你的板子运行起来。早期起来的快,活学活用,就是后期没有系统理论支持,会有些吃力,特别是大项目,那完全是个悲剧。国内做的可以的,周立功算一个了,艾米电子也可以。这两家都有学习板,不过后者的教程抄袭的前者的。前者功底深厚些,资金不紧张就买前者吧。速成的话,数电书一定一定必备,边看边学比较好,其余的书可以适量买点。 前方知识点高能预警 (先简单总结几点:)1、看代码,建模型 只有在脑海中建立了一个个逻辑模型,理解FPGA内部逻辑结构实现的基础,才能明白为什么写Verilog和写C整体思路是不一样的,才能理解顺序执行语言和并行执行语言的设
2023-04-02 12:58:50 191KB fpga 关系逻辑 时钟信号
1
1、能进行正常的时、分、秒计时,分别用6个七段数码管动态扫描显示时、分、秒。时时-分分-秒秒 2、利用按键开关快速调整时间(校准):时、分 3、通过按键开关设定闹铃时间,到了设定时间发出闹铃提示音,提示音长度为1分钟 4、通过按键开关设定倒计时的时间,通过开关启动/暂停倒计时,倒计时为0时发出提示音,提示音长度为1分钟 5、整点报时:在59分50、52、54、56、58秒时按500Hz频率报时,在59分60秒时用1KHz的频率作最后一声整点报时 6、其他功能自由发挥:秒表、多个闹钟、多个时区、功能选择控制等
2022-01-04 20:02:25 1.1MB vhdl
兰波特 Lamport 用于分布式计算系统的逻辑时钟(标量时间) 这是一个 Java Jar 文件,需要 JRE 7 或更高版本才能运行它。 用法: java -jar lamport.jar 3 5 其中 3 是进程数,模拟将运行 5 秒。 该程序的示例输出: 使用 [] 进程和模拟建立分布式计算环境模拟将运行 [] 秒。 进程 [P0] 启动 ...进程 [P1] 启动 ...进程 [P1] 执行本地事件,时钟时间为: 1 进程 [P2] 启动 ...进程 [P0] 向进程 [P1] 发送事件背负时间为:1 进程 [P2] 执行本地事件,时钟时间为:1 进程 [P1] 从进程 [P0] 接收事件,时钟时间为:2 进程 [P1] 向进程 [P2] 发送事件背负时间为:3 进程 [P2] 从进程 [P1] 接收事件,时钟时间为: 4 进程 [P0] 向进程 [P1] 发送事件,背负
2021-09-25 10:34:58 4KB Java
1
这是有关计算机中的全局时钟以及逻辑时钟的材料,很全,值得看哦
2021-08-10 16:56:19 158KB 学习资源 全局时钟 逻辑时钟
1
纯VHDL文件 拥有闹铃 整点报时 日历 使用方法(打开文件shizhong.gdf文件编译即可(本人使用maxplus))
2021-07-02 10:08:36 1.18MB 数字逻辑时钟课程设计
1
用组合逻辑实现的时钟电路,里面图像清晰,而且绝对原创,用6个数码管,以及6个74S160D实现,输入信号:I0--I7,是通过74LS148 产生输出,而输出是反码,需要经过一级反相器(非门),最终得到ABC,而输入信号 I8、I9运行在74LS148 之外,因此当其.输入信号:I0--I7,是通过74LS148 产生输出,而输出是反码,需要经过一级反相器(非门),最终得到ABC,而输入信号 I8、I9运行在74LS148 之外,因此当其.
2021-01-28 02:35:22 188KB 组合逻辑 时钟
1