2. QuartusII的使用 在本次实验中,学会QuartusII软件的使用,然后利用此系统完成: 〈1〉 一位全加器设计 〈2〉 并行八位寄存器设计 组成原理实验八位二进制加法器
2021-11-29 22:29:32 813B 组成原理 八位二进制加法器
1
初学者,文件过程:先设计一位的加法计数,再一个个进位达成八位二进制加法,若要改成十进制的只需要修改加法部分语言将二进制改成十进制即可
2021-11-05 23:10:24 89KB verilog
1
三星9454实现两个无符号的八位二进制数相乘
2021-11-03 20:14:14 676B s3f9454
1
用移位相加的方法设计一个8位二进制串行乘法器。基于EP4CE1022C8芯片,于Quartus Ⅱ 13.1中实现。包含仿真文件,上板子验证成功。此为西电EDA课设大作业,实验报告见博客,仅供参考。
1
八位二进制与十进制、十六进制对照表.doc,方便项目中排查使用,下载后对比查看。 本人亲自整理验证,查看无误可用。供大家下载使用
2021-10-12 15:39:30 121KB ascii
1
电子课程设计自己实现成功运行得了A,1、设计 4 位 ALU ,可实现 8 种算术逻辑运算,要写出设计过程,卡诺图表达式。(最低要求2种算术运算和两种逻辑运算90分) a.进行两个四位二进制数的运算。 b.算术运算: A+B,A-B,A+1,A-1。 c.逻辑运算: A and B,A or B,A not, A xor B。 2、4 位输入 A3—A0、B3---B0 用开关设置输入。 3、8种算术逻辑运算通过 3 位功能选择开关选择某一种功能。 4、运算结果用两个数码管显示和 2 个发光管或探针显示(有一个显示进借位、有一个显示溢出)。 设计结构:每个逻辑功能可用一个子电路实现。 设计分为输入控制模块、输出选择模块、加减运算模块及逻辑运算模块等部分。 在输入控制部分,利用锁存器,使 A和 B信号通过脉冲控制同时送入运算电路。 在输出控制模块,选择需要输出的显示信号。 加减运算电路实现加减运算功能。逻辑运算电路实现逻辑运算功能。(不能用如74181之类的运算器集成电路,用最简单的与门非门、锁存器等逻辑门集成电路设计)
2021-08-19 09:24:45 238KB 课程设计
1
用移位相加的方法设计一个8位二进制串行乘法器。基于EP4CE1022C8芯片,于Quartus Ⅱ 13.1中实现。包含仿真文件,上板子验证成功。此为西电EDA课设大作业,实验报告见博客,仅供参考。
1
用汇编语言编写的原码一位乘法器,能进行八位二进制数的乘法运算
2021-05-12 21:16:10 3KB 原码乘法 汇编
1
本文主要给出VHDL八位二进制数减法器不带符号和带符号的两个程序。
2021-03-16 20:02:53 23KB VHDL 减法器 程序 文章
1