文件大小:2.6M 图纸说明:PCB图 开发环境:AD2020 简单概述: AX88179的USB接口符合USB 3.0/2.0/1.1规范,千兆以太网MAC及PHY兼容于IEEE 802.3、IEEE 802.3u及IEEE 802.3ab协议。内置USB Host接口的微控制器搭配AX88179,即可增加双绞线千兆以太网特性。此外,AX88179仅需单25MHz时钟即可正常工作。 AX88179支持许多高级特性,包括IPv4/IPv6封包校验和承载引擎、双绞线交叉自适应、TCP大包传送承载及符合IEEE802.3az超节能以太网标准(EEE; Energy Efficient Ethernet)等。根据EEE,当以太网连结中没有数据流量时,AX88179会进入低功耗模式,可以省掉不必要的耗电,让能源能更有效的被利用。在千兆模式时还可支持绿色以太网Green Ethernet,可自动侦测有线网络连结与使用状况,调整输出功率达到省电目的。 AX88179还支持网络远程唤醒(Wake-on-LAN)功能,系统进入低功率状态, 透过侦测网络连线状态变动、收到魔术包及Microsoft 唤醒包等事件来远程唤醒。 AX88179是一款低价、小封装、高性能、高集成度、即插即用的USB 3.0转千兆以太网单芯片,可应用于台式电脑、笔记本电脑、超轻薄笔电(Ultrabook)、计算机扩展基座(Cradles/Port replicators/Docking Stations)、游戏机、智能型家电及任何具备标准USB端口的嵌入式系统。 规格: ● 单芯片USB 3.0转10/100/1000M千兆以太网控制器,支持超节能以太网(EEE)标准及低消耗功率的数位讯号处理器(DSP)技术 ● USB 设备控制器 -- 集成USB 3.0 PHY和控制器并兼容USB 3.0、2.0及1.1规范 -- 支持所有USB 3.0节能模式 (U0、U1、U2和U3) -- 支持USB超高速/高速/全速模式,电源驱动能力支持总线供电模式和自供电模式 -- 利用独有的突发传输机制(己获得美国专利),让USB总线上的封包传输速率达到极致) ● 千兆以太网控制器 -- 支持IEEE 802.3az (Energy Efficient Ethernet) -- 兼容IEEE 802.3、802.3u 和 802.3ab -- 集成10/100/1000Mbps千兆以太网 MAC/PHY -- 支持绿色以太网,可自动侦测有线网络连接和调整输出功率以达到省电目的(仅Gigabit模式) -- 支持并行检测及自动极性校正 -- 支持交叉检测及自动更正 -- 支持IPv4/IPv6封包校验和卸除引擎,以减轻CPU的负载,包括IPv4 IP/TCP/UDP/ICMP/IGMP、IPv6 TCP/UDP/ICMPv6 checksum的产生及核对 -- 支持TCP大量传送承载V1 -- 支持全双工IEEE 802.3x流量控制及半双工背压流量控制 -- 支持 IEEE 802.1P 第2层优先编码和译码 -- 支持IEEE 802.1Q VLAN tagging和两组VLAN ID过滤,所收到的4字节VLAN Tag可以选择被剥除或保留 -- 支持Jumbo frame达4KB -- 具备MAC/PHY自环诊断 ● 支持网络远程唤醒功能 -- 支持休眠模式和通过网络链接状态变动、收到魔术包、收到Microsoft 唤醒封包及外部唤醒引脚状态变动等事件进行远程唤醒 -- 支持Bonjour唤醒需求 ● 先进的电源管理功能 -- 支持电源管理及卸除 (ARP & NS) -- 支持动态电源管理,以节省在空载、轻负载或断开网络线等状况下的功耗 -- 当网络线被断开时,从USB Soft-disconnected 支持AutoDetach省电功能 -- 当网络线被断开时,支持先进的断电节能功能 ● 支持可选串行EEPROM (93c56/66) 用来储存USB描述符和Node-ID等信息 ● 支持嵌入式eFuse (64位) 储存USB描述符和Node-ID等信息,可以替代外部存储的EEPROM ● 当上电启动后,支持自动从嵌入式eFuse或外部EEPROM加载USB描述符和Node-ID等信息 ● 25MHz 时钟输入,支持晶体及钟振 ● 内置上电复位(Power-on reset)电路 ● 内置用于处理协议和控制功能的Pipelined RISC (System on a Chip, SoC) ● 68引脚QFN 8mm x 8mm 并符合RoHS/REACH规范 ● 工作温度范围: 0°C to +70°C
2021-09-06 13:04:46 2.69MB USB3.0 千兆
POE以太网供电系统设计 亲测可用 可以直接制版使用 全套,bom pcb sch gerber
2021-08-23 16:00:03 2.27MB poe    以太网 原理图
1
使用的主控芯片是STM32F103,W5500模块以太网参考电路原理图(全),给硬件设计师们一个参考,可以照我这个直接画的。
1
Spartan6 XC6SLX9-IP101 100M以太网FPGA开发板AD设计原理图+PCB文件+VERILOG测试源码,采用2层板设计,板子大小为54x62mm,双面布局布线,FPGA芯片为XC6SLX9-3TQG144C,以太网接口芯片为IP101。 硬件AltiumDesigner 设计的工程文件,包括完整无误的原理图及PCB文件,可以用Altium(AD)软件打开或修改,FPGA以太网接口VERILOG逻辑工程源码,可作为你产品设计的参考。FPGA开发板AD设计