上传者: zzwwpp1986
|
上传时间: 2025-04-08 10:24:10
|
文件大小: 16.98MB
|
文件类型: PDF
在电子设计自动化(EDA)领域,Cadence的Allegro软件是广泛使用的PCB设计工具。Allegro16.6版本提供了强大的约束规则设置功能,以确保电路板设计的精确性和可靠性。以下是对Allegro16.6约束规则设置的详细说明。
**一、基本约束规则设置**
1. **线间距设置**:
- **默认间距规则**:通过CM图标进入约束管理器,选择Spacing > All Layers,修改DEFAULT规则。
- **特殊间距约束**:右键Default创建Spacing CSet,为特定网络分配规则,如GND网络设置12MIL_SPACE。
- **Class-Class规则**:用于不同信号群组的间距规则,通过Net Class-Class设置。
2. **线宽设置**:
- **默认约束**:Physical Constraint Set下的Line Width等设定。
- **特殊物理规则**:右键Default创建Physical CSet,修改规则,分配给特定网络。
3. **设置过孔**:
- 在Vias栏进行设置,添加或移除过孔,也可设置其他物理规则的过孔。
4. **区域约束规则设置**:
- 使用Region创建区域,通过Shape设定范围,如BGA常用Constraint Region。
5. **设置阻抗**:
- **Edit Property方式**:指定PIN间的阻抗和误差,如D0网络设置为60ohm,误差5%。
- **约束管理器中设置**:在电气模式下打开阻抗检查,违反规则会有DRC提示。
6. **设置走线长度范围**:
- 设置走线的最小和最大长度限制。
7. **等长设置**:
- **不过电阻的NET等长**:整个网络保持等长。
- **过电阻的XNET等长**:部分网络等长。
- **T型等长**:T型连接的线段等长。
8. **设置通用属性**:
- 对于全局或特定网络设置通用属性。
9. **差分规则设置**:
- **创建差分对**:定义差分信号对。
- **设置差分约束**:为差分对设置间距、长度等约束。
**二、高级约束规则设置**
1. **单个网络长度约束**:
- 为特定网络设置独立的长度要求。
2. **a+b 类长度约束**:
- 一组网络总长度的约束。
3. **a+b-c 类长度约束**:
- 约束两组网络总长度与第三组网络之差。
4. **a+b-c 在最大和最小传播延迟中的应用**:
- 用于控制信号传播时间差,确保时序正确。
以上是Allegro16.6中约束规则设置的主要内容,这些规则的精细调整有助于确保PCB设计的电气性能、信号完整性和热稳定性。通过熟练掌握这些设置,设计师能够创建高效、高质量的电路板设计方案。