VHDL 实验二十六 数字秒表的设计

上传者: 43469207 | 上传时间: 2021-07-22 20:03:35 | 文件大小: 721KB | 文件类型: ZIP
本实验的任务就是设计一个秒表,系统时钟选择时钟模块的 1KHz,由于计 时时钟信号为 100Hz,因此需要对系统时钟进行 10 分频才能得到,之所以选择 1KHz 的时钟是因为七段码管需要扫描显示,所以选择 1KHz。另外为了控制方便, 需要一个复位按键、启动计时按键和停止计时按键,分别选用实验箱按键模块的 S1、S2 和 S3,按下 S1,系统复位,所有寄存器全部清零;按下 S2,秒表启动计 时;按下 S3,秒表停止计时,并且七段码管显示当前计时时间,如果再次按下 S2,秒表继续计时,除非按下 S1,系统才能复位,显示全部为 00-00-00。 实验箱中用到的数字时钟模块、按键开关、LED、数码管与 FPGA 的接口电路, 以及数字时钟源、按键开关、LED、数码管与 FPGA 的管脚连接在以前的实验中都 做了详细说明,这里不在赘述

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明