mips32-CPU:2017 2017年夏季,支持57条NSCSCC(龙芯杯)指令的32位MIPS CPU-源码

上传者: 42162978 | 上传时间: 2021-05-11 15:31:25 | 文件大小: 72.3MB | 文件类型: ZIP
mips-32 CPU :electric_plug: 32位MIPS CPU,支持2017年夏季第一届57条指令。 作者: , 目录 /soc : SoC项目在Xilinx上运行:copyright:Vivado 2017.1 IDE /src :由Verilog HDL实现的CPU的HDL源代码 /src/controller -CPU的控制器部分 /src/Datapath -CPU的数据路径 /test :在指令RAM和数据RAM上测试文件 /test/func_test -240,000条指令的功能测试 /test/pref_test -10个基准程序的性能测试 /test/memory_game测试整个SoC系统的程序 硬件环境 提供的实验盒和Xilinx:copyright:Artex7的FPGA。 关于CPU 五级管道 单期 小端 始终处于内核模式 支持57条MIPS指令 与多个Xilinx:copyright: IP内核集成 配套说明 操作说明

文件下载

资源详情

[{"title":"( 311 个子文件 72.3MB ) mips32-CPU:2017 2017年夏季,支持57条NSCSCC(龙芯杯)指令的32位MIPS CPU-源码","children":[{"title":"ls132r_ejtag_dcr.v <span style='color:#111;'> 3.29KB </span>","children":null,"spread":false},{"title":"ls132r_ejtag_tap.v <span style='color:#111;'> 24.63KB </span>","children":null,"spread":false},{"title":"ls132r_ejtag_tap_buffer.v <span style='color:#111;'> 7.21KB </span>","children":null,"spread":false},{"title":"ls132r_interface.v <span style='color:#111;'> 15.56KB </span>","children":null,"spread":false},{"title":"ls132r_execute_stage.v <span style='color:#111;'> 64.12KB </span>","children":null,"spread":false},{"title":"......","children":null,"spread":false},{"title":"<span style='color:steelblue;'>文件过多,未全部展示</span>","children":null,"spread":false}],"spread":true}]

评论信息

  • MarkLinkX :
    用户下载后在一定时间内未进行评价,系统默认好评。
    2021-08-03

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明