Zynq-Configuration-Controller:一种配置控制器解决方案,允许Zynq器件配置下游FPGA

上传者: 42157166 | 上传时间: 2022-11-10 18:45:47 | 文件大小: 24.23MB | 文件类型: ZIP
Zynq配置控制器 一种配置控制器解决方案,允许Zynq器件配置下游FPGA。 可以在上面的GitHub“发布”选项卡中找到此IP的正式版本。 ##概述此IP旨在安装到Xilinx Vivado / SDK工具中,使用户能够为Zynq器件创建一种配置一个或多个下游FPGA器件的方法。 该控制器是为7系列设备设计的,但是由于比特流格式的通用性,它也可以用于配置较早的FPGA。 随着设计变得越来越复杂并需要更多的设备,通常希望让一个Zynq SoC设备充当其他FPGA的配置控制器。 这种方法还允许对整个系统中的各种比特流使用统一的存储介质。 注意:此控制器不允许配置下游Zynq-7000设备。 这是因为除JTAG端口外,Zynq-7000设备没有“从”配置模式。 该库是使用创建的,但可能会与其他版本向前和向后兼容。 ## Xilinx配置模式根据电路板布局,所需的配置速度和I / O

文件下载

资源详情

[{"title":"( 203 个子文件 24.23MB ) Zynq-Configuration-Controller:一种配置控制器解决方案,允许Zynq器件配置下游FPGA","children":[{"title":"slave_select_map_parameters.jpg <span style='color:#111;'> 63.91KB </span>","children":null,"spread":false},{"title":"block_diagram.jpg <span style='color:#111;'> 88.88KB </span>","children":null,"spread":false},{"title":"slave_serial_parameters.jpg <span style='color:#111;'> 64.38KB </span>","children":null,"spread":false},{"title":"import_examples.jpg <span style='color:#111;'> 16.89KB </span>","children":null,"spread":false},{"title":"Project_settings_IP_Repositories.jpg <span style='color:#111;'> 60.71KB </span>","children":null,"spread":false},{"title":"......","children":null,"spread":false},{"title":"<span style='color:steelblue;'>文件过多,未全部展示</span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明