一种18位SAR ADC的设计实现

上传者: 38747444 | 上传时间: 2022-04-05 20:29:48 | 文件大小: 478KB | 文件类型: -
摘要: 本文对逐次逼近型模数转换器( SAR ADC) 的结构进行了介绍, 并对影响ADC性能的主要因素加以分析。设计了一种基于二进制加权电容阵列的数字校准算法, 并运用比较器自动失调校准技术, 实现了高性能SAR ADC的设计。仿真结果表明该设计在120ksps 的采样率下精度可达18 位。
  1 引言
  数字信号处理技术在高分辨率图象、视频处理及无线通信等领域的广泛应用, 导致对高速、高精度、基于标准CMOS 工艺的可嵌入式ADC 的需求量与日俱增。对于迅速发展的基于IP 设计的片上系统集成技术, 功耗低、面积小、可嵌入的ADC 模块逐渐成为数模混合信号IC 设计的关键。伴随技术的

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明