基于CDSC的PLL:使用CDSC-PLL准确提取基频分量、相位角和基频信息。-matlab开发

上传者: 38661128 | 上传时间: 2022-06-10 08:36:59 | 文件大小: 44KB | 文件类型: ZIP
可再生能源和基于电力电子的负载快速部署到电力系统中会导致电能质量下降。 为了解决这个问题,定制的功率设备将通过准确和快速作用的控制算法进行控制。 准确提取电网电压相角信息是高级控制算法的特征之一。 传统的 SRF-PLL 在不平衡和谐波电网电压条件下提供不准确的相位角。 因此,最初使用双二阶广义积分器 (DSOGI) 算子提取准确的基频分量。 因此,通过将 DSOGI 输出馈送到 SRF-PLL 来提取准确的相位和基频信息。 据观察,在存在 DC 和高度失真的电网条件下,基于 DSOGI 的 PLL 会给出不准确的相位角“wt”,这在微电网应用中很常见。 为了进一步改进这个过程,引入了级联延迟信号消除 (CDSC) 算子。 有关更多信息,请参阅以下论文。 N. Lokesh 和 MK Mishra,“用于电网同步的高级 PLL 的比较性能研究”,2020 年 IEEE 电力电子、智

文件下载

资源详情

[{"title":"( 1 个子文件 44KB ) 基于CDSC的PLL:使用CDSC-PLL准确提取基频分量、相位角和基频信息。-matlab开发","children":[{"title":"CDSC.zip <span style='color:#111;'> 44.04KB </span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明