上传者: 38645865
|
上传时间: 2022-07-29 10:44:47
|
文件大小: 263KB
|
文件类型: PDF
1、差分时钟 差分时钟是DDR的一个非常重要的设计,是对触发时钟进行校准,主要原因是DDR数据的双沿采样。由于数据是在时钟的上下沿触发,造成传输周期缩短了一半,因此必须要保证传输周期的稳定以确保数据的正确传输,这就对CK的上下沿间距有了 的控制的要求。一般说来,因为温度、电阻性能的改变等原因,CK上下沿间距可能发生变化,此时与其反相的CK#就起到纠正的作用,因为,CK上升沿快下降沿慢,CK#则是上升沿慢下降沿快。也就是,与CK反相的CK#保证了触发时机的准确性。 2、数据选取脉冲(DQS) DQS是DDRSDRAM中的另一项关键技术,它的功能是用来在一个时钟周期内准确的区分出每个传输周