关于TTL和CMOS门电路的逻辑输入端输入关系的总结

上传者: 38637998 | 上传时间: 2021-07-04 16:34:32 | 文件大小: 73KB | 文件类型: PDF
目录1.TTL门电路输入端2.CMOS门电路输入端3.三态输出门电路4.漏极开路输出门电路(OD)5.集电极开路输出门电路(OC)6.CMOS和TTL对比 1.TTL门电路输入端 1.输入悬空=输入高电平 因为这时可以看作是输入端接了一个无穷大的电阻。 TTL反相器的输入端悬空(R=无穷)时,输出必为低电平。也就是说,从输出端看过去,相当于输入了高电平信号,所以TTL输入悬空状态和输入高电平等效。 2.输入端是低电平串联10KΩ电阻,相当于输入高电平 TTL门电路的输入端负载特性,只有在输入端接的串联电阻小于910Ω的时候,输入的低电平才能被门电路识别出来,串联电阻再大的话就呈现高电平。(CM

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明