两步ADC的增益误差校准:精度或芯片面积的优化

上传者: 38623442 | 上传时间: 2022-05-20 13:52:11 | 文件大小: 2.63MB | 文件类型: PDF
本文提出了两种校准方案,以校正模数转换器中的级增益误差。 两种方法针对不同的场景,或者更高的校准精度或更少的数字开销。 首先,我们在传统的基于代码统计的方法中优化了增益计算方案,从而提高了校准精度。 此外,我们引入了检测到丢失代码的校准,该校准通过对数字域中丢失代码的数量进行计数和乘以运算来代替增益系数的计算,从而大大简化了数字实现。 为了消除对输入信号的校准依赖性,我们在芯片上实现了测试信号生成的功能。 我们还将这些校准方案与输入信号的要求,校准精度以及基于行为模拟的数学模型的硬件开销进行比较。 两种概念均以11位80-MS / s的逐次逼近进行了验证。通过在65 nm CMOS中制造的桥式数模转换器对寄存器进行注册

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明