光耦驱动继电器电路图大全

上传者: 38605188 | 上传时间: 2021-11-22 22:31:54 | 文件大小: 302KB | 文件类型: -
光耦驱动继电器电路图(一)

注:
1U1-1脚可接12V,也可接5V,1U1导通,1Q1导通,1Q1-3=0V,线圈两端电压为11.7V.
1U1-1脚不接或接地,1U1不通,1Q1截止,1Q1-3=11.9V,线圈两端电压为0V。

注:
“DYD_CPU_OUT”连接LPC2367,输出高低电平,高电平,1U4不通,1Q7不通,UCE=12V,1Q7-3=12V,线圈两端电压为0V。
DYD_CPU_OUT”为低电平,1U4导通,U43=1V,U3=11V,UCE=0V,1Q1-3=0V,线圈两端电压为11.7V。 以上两图是低电平使能。
这两种适用于CPU初始化时,GPIO口为高电平的情况,否则初始化会造成误动作。

“DYD_CPU_OUT”连接LPC2367,输出高低电平,低电平,1U4不通,1Q7不通,UCE=12V,1Q7-3=12V,线圈两端电压为0V。
“DYD_CPU_OUT”为高电平,1U4导通,U43=1V,U3=11V,UCE=0V,1Q1-3=0V,线圈两端电压为11.7V。 此图是高电平使能。继电器的常闭触点接负载。
第2和第3

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明