基础电子中的实际的同步管道突发式SRAM

上传者: 38569651 | 上传时间: 2021-09-02 14:20:14 | 文件大小: 175KB | 文件类型: PDF
下面我们看一下实际的同步管道突发式SRAM,这次我们作为实例的产晶是Cypress公司的128K×36位的CY7C1347B。之所以采用36位而不是32位,是因为考虑到每隔8位(一个字节)能进行验证的情况。    CY7C1347B的内部框图如图1所示,信号种类如图2所示。这些信号除了以一字节为单位进行写人操作的BW″信号以外,还包括进行onJL位整体写入操作的GW。在CPU的突发周期中,当可以一次性更新1字大小(36位)的数据时使用GW;当从外部更新1字节或2字节大小的数据时使用BW刀信号,这样就可以只更新相应的字节数据。另外,用于地址锁存的信号包括ADSC和ADSP两个信号,ADSC用于来

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明