上传者: 26736139
|
上传时间: 2021-12-23 08:56:19
|
文件大小: 19.91MB
|
文件类型: -
0,不允许P3.5/T1管脚被配置为定时器0的时钟输出
B1 - T1CLKO:是否允许将P3.4/T0脚配置为定时器1(T1)的时钟输出T1CLKO
1,将将P3.4/T0管脚配置为定时器1的时钟输出T1CLKO,输出时钟频率= �1溢出率率/2
若定时器/计数器�1工作在定时器模式0(16位自动重装载模式),
如果C/T=0,定时器/计数器�1是���系统时钟计数,则:
�1工作在1T模式(AUXR.6/T1x12=1)时的输出频率 = (SYSclk) / (65536-[RL_TH1, RL_TL1])/2
�1工作在12T模式(AUXR.6/T1x12=0)时的输出频率 = (SYSclk) /12/ (65536-[RL_TH1, RL_TL1])/2
如果C/T=1,定时器/计数器�1是�外�脉冲输入(P3.5/�1)计数,则:
输出时钟频率时钟频率频率 = (T1_P�n_CLK) / (65536-[RL_TH1, RL_TL1])/2
若定时器/计数器�1工作在模式2(8位自动重装模式),
如果C/T=0,定时器/计数器�1是���系统时钟计数,则:
�1工作在1�模式(AUXR.6/T1x12=1)时的输出频率 = (SYSclk) / (256-TH1)/2
�1工作在12�模式(AUXR.6/�1x12=0)时的输出频率(AUXR.6/�1x12=0)时的输出频率时的输出频率 = (SYSclk)/12/(256-TH1)/2
如果C/T=1,定时器/计数器�1是�外�脉冲输入(P3.5/�1)计数,则:
输出时钟频率时钟频率频率 = (T1_P�n_CLK) / (256-TH1) / 2
0,不允许P3.4/T0管脚被配置为定时器1的时钟输出
B2 - T2CLKO:是否允许将P3.0脚配置为定时器2(T2)的时钟输出T2CLKO
1:允许将P3.0脚配置为配置为定时器2的时钟输出T2CLKO,输出时钟频率=输出时钟频率=T2溢出率/2
如果T2_C/T=0,定时器/计数器�2是���系统时钟计数,则:
�2工作在1T模式(AUXR.2/T2x12=1)时的输出频率 = (SYSclk) / (65536-[RL_TH2, RL_TL2])/2
�2工作在12T模式(AUXR.2/T2x12=0)时的输出频率 = (SYSclk) /12/ (65536-[RL_TH2, RL_TL2])/2
如果T2_C/T=1,定时器/计数器�2是�外�脉冲输入(P3.1/�2)计数,则:
输出时钟频率时钟频率频率 = (T2_P�n_CLK) / (65536-[RL_TH2, RL_TL2])/2
0: 不允许将将P3.0脚配置为配置为定时器2(T2)的时钟输出T2CLKO