高级功能-python的numpy库手册官方文档

上传者: 26705191 | 上传时间: 2024-08-15 22:50:27 | 文件大小: 3.11MB | 文件类型: PDF
3.6 高级功能 3.6.1 QOS优先级支持 KSZ8795CLX为VoIP和视频会议等应用提供服务质量(QoS)优先级功能。KSZ8795CLX通过设置端口控制9寄存器 bit[1]和端口控制0寄存器bit[0]为每个端口提供1个、2个或4个优先级队列,1/2/4个队列划分如下: • [端口控制9寄存器bit[1],控制0 bit[0]] = 00:单一输出队列(默认)。 • [端口控制9寄存器bit[1],控制0 bit[0]] = 01:可将传出端口划分为2个优先级发送队列。 • [端口控制9寄存器bit[1],控制0 bit[0]] = 10:可将传出端口划分为4个优先级发送队列。 4个优先级发送队列是KSZ8795CLX中的新功能。队列3为 高优先级队列,队列0为 低优先级队列。端口控制9寄存 器bit[1]和端口控制0寄存器bit[0]分别用于使能端口1、2、3、4和5的划分发送队列。如果某个端口的发送队列未划分, 则高优先级和低优先级数据包在发送队列中具有相同的优先级。 此外,还有一个附加选项,或者始终首先发送高优先级数据包,或者通过端口控制14、15、16和17寄存器(按照 bit[6:0],默认值为8、4、2和1)针对4个优先级队列比例使用可编程加权公平队列。 选择2队列配置时,将使用寄存器130 bit[7:6] Prio_2Q[1:0]。这些位用于将 IEEE 802.1p的2位结果从寄存器128和129 或者TOS/DiffServ的2位结果从寄存器144-159(对于4个队列)映射到具有高优先级或低优先级的2队列模式中。 有关详细信息,请参见寄存器130 bit[7:6]的说明。 3.6.1.1 基于端口的优先级 对于基于端口的优先级,每个传入端口分别归类为优先级0-3的接收端口。优先级3接收端口接收的所有数据包标记为高 优先级,并将被发送到高优先级发送队列(如果已划分相应的发送队列)。端口控制0寄存器bit[4:3]用于分别使能端口 1、2、3、4和5的基于端口的优先级。 表3-12: 端口5 SW5-RMII连接 SW5-RMII MAC到MAC连接 (PHY模式) 说明 SW5-RMII MAC到PHY连接 (MAC模式) 外部MAC KSZ8795CLX SW5-RMII信号 类型 外部PHY KSZ8795CLX SW5-RMII信号 类型 REF_CLKI RXC5 时钟模式下 输出50 MHz 参考时钟 50 MHz REFCLKI5 正常模式下 输入50 MHz CRS_DV RXDV5/ CRSDV5 输出 载波监听 / 接收数据有效 CRS_DV TXEN5 输入 — — — 接收错误 RXER TXER5 输入 RXD[1:0] RXD5[1:0] 输出 接收数据位 [1:0] RXD[1:0] TXD5[1:0] 输入 TX_EN TXEN5 输入 发送数据使能 TX_EN RXDV5/ CRSDV5 输出 TXD[1:0] TXD5[1:0] 输入 发送数据位 [1:0] TXD[1:0] RXD[1:0] 输出 50 MHz REFCLKI5 正常模式下 输入50 MHz 参考时钟 REF_CLKI RXC5 时钟模式下 输出50 MHz 2016 Microchip Technology Inc. DS00002112A_CN 第33页

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明