西北工业大学西工大模拟集成电路设计实验二

上传者: 37134801 | 上传时间: 2021-07-21 19:02:38 | 文件大小: 1009KB | 文件类型: DOCX
1、对示例电路进行瞬态仿真时,输入信号采用阶跃信号(Vpwl),阶跃信号 从 990mV 阶跃到 1010mV,上升(或下降)时间设置为 1ns。给出输入输出信号 的仿真波形; 分析输出信号建立到约最终值 63% 时对应的建立时间;这一建立 时间与示例中 AC 仿真中的-3dB 频率有何关联,通过仿真和计算说明。 说明: Voutmax=1.033V Voutmin=759.2mV Vout63%=916.27mV 对应的建立时间t=0.5013ns -3dB对应的频率为1345.360MHz f=1/t=1956.236MHz 这一建立时间与示例中 AC 仿真中的-3dB 频率近似 2、将示例中电路的负载电阻更换为二极管连接形式的 P 管,尺寸为 W/L=20u/350n,通过直流扫描找到增益最大的工作点。在此工作点下进行瞬态 仿真(输入采用正弦波)及交流仿真,比较该交流仿真得到的增益结果与示例中 得到的增益大小。 电路图:

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明