上传者: m0_62257400
|
上传时间: 2022-12-18 19:04:19
|
文件大小: 164KB
|
文件类型: MS14
实验七 计数器、译码、显示电路
一、实验目的
1.学习用触发器和门电路设计逻辑电路。
2.掌握时序逻辑电路的设计步骤。
二、实验仪器及材料
1.实验仪器设备:双踪示波器、数字万用表、数字电路实验箱
2.器件: 74LS248 显示译码器 1片
74LS112 双 JK触发器 2片
74LS00 二输入端四与非门 1片
74LS161 计数器 2片
74LS20 四输入端二与非门 1片
三.预习要求:
1) 复习有关计数器、译码、显示电路的有关内容。
2)熟悉74LS161、74LS13用实验内容3中构成的8421码十进制计数器,再与74LS248七段译码器和LN526RK显示器接成一位十进制计数、译码和显示系统。清零后,逐个输入单次脉冲,观察显示器所显示的数字是否逐一递增,是否遵循十进制计数规律。