在NIOS_系统中A_D数据采集接口的设计与实现.kdh

上传者: lining1996 | 上传时间: 2022-03-09 19:46:25 | 文件大小: 116KB | 文件类型: -
在FPGA系统中,实现对外部A/D数据采 集电路的控制接口逻辑,由于其逻辑功能不是 很复杂,因此可采用自定义的方式。采用这种 方法进行设计有两种途径。①从软件上去实 现。这种方案将NIOS处理器作为一个主控制 器,通过编写程序来控制数据转换电路。由于 NIOS处理器的工作频率相对于外部设备来说 要高出许多,故此种方法会造成CPU资源极大 的浪费;②用FPGA的逻辑资源来实现A/D采 集电路的控制逻辑。FPGA有着丰富的逻辑资 源和接口资源,在其中实现并行的数据采集很 少会受到硬件资源的限制,在功能上,设计的 接口控制逻辑相当于一个主控制器,它是针对 具体的外部电路而实现的,容易满足要求、又 能节约资源,提高系统性能。因此,采用硬件 逻辑去实现控制将是一种较好的方式。

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明