研究性专题:多体交叉存储器设计

上传者: joycychou | 上传时间: 2022-02-24 14:01:25 | 文件大小: 144KB | 文件类型: PDF
含泪写下的报告 如今分享给大家! 并行性是提高计算机系统效率的重要途径。交叉存储器是采用相同的 存储器,利用并行结构设计方法,提高存储器工作效率的一种特殊存储器。 交叉存储器的结构复杂,在随堂存储器扩充的基础上,展开研究性教学,便 于学生拓展知识面,提高分析问题解决问题的能力。设 CPU 共有 16 根地 址线,8 根数据线,并用 M/-IO 作为访问存储器或 I/O 的控制信号(高电 平为访存,低电平为访 I/O),-WR(低电平有效)为写命令,-RD(低电平 有效)为读命令。设计一个容量为 64KB 的采用低位交叉编址的 8 体并行 结构存储器。画出 CPU 和存储芯片(芯片容量自定)的连接图,并写出图 中每个存储芯片的地址范围(用十六进制数表示)。 设计一个容量为 64KB 的采用低位交叉编址的 8 体并行结构存储器, 则每个存储体容量应为 64KB/8=8KB, 所以,应选择 8KB(213B) 的 RAM 芯片,需要芯片 8 块、地址线 13 根(A0-A12)、数据线 8 根(D0-D7),其 中在片选信号产生时需要用到 74LS138 译码器。

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明