上传者: joycychou
|
上传时间: 2022-02-24 14:01:25
|
文件大小: 144KB
|
文件类型: PDF
含泪写下的报告 如今分享给大家!
并行性是提高计算机系统效率的重要途径。交叉存储器是采用相同的
存储器,利用并行结构设计方法,提高存储器工作效率的一种特殊存储器。
交叉存储器的结构复杂,在随堂存储器扩充的基础上,展开研究性教学,便
于学生拓展知识面,提高分析问题解决问题的能力。设 CPU 共有 16 根地
址线,8 根数据线,并用 M/-IO 作为访问存储器或 I/O 的控制信号(高电
平为访存,低电平为访 I/O),-WR(低电平有效)为写命令,-RD(低电平
有效)为读命令。设计一个容量为 64KB 的采用低位交叉编址的 8 体并行
结构存储器。画出 CPU 和存储芯片(芯片容量自定)的连接图,并写出图
中每个存储芯片的地址范围(用十六进制数表示)。
设计一个容量为 64KB 的采用低位交叉编址的 8 体并行结构存储器,
则每个存储体容量应为 64KB/8=8KB, 所以,应选择 8KB(213B) 的 RAM
芯片,需要芯片 8 块、地址线 13 根(A0-A12)、数据线 8 根(D0-D7),其
中在片选信号产生时需要用到 74LS138 译码器。