上传者: earvin_rain
|
上传时间: 2023-10-09 09:51:46
|
文件大小: 114KB
|
文件类型: PDF
CMOS 逻辑系统的功耗主要与时钟频率、系统内各栅极的输入电容以及电源电压有关。器
件形体尺寸减小后,电源电压也随之降低,从而在栅极层大大降低功耗。这种低电压器件
拥有更低的功耗和更高的运行速度,允许系统时钟频率升高至千兆赫兹级别。在这些高时
钟频率下,阻抗控制、正确的总线终止和最小交叉耦合,带来高保真度的时钟信号。传统
上,逻辑系统仅对一个时钟沿的数据计时,而双倍数据速率 (DDR) 内存同时对时钟的前沿
和下降沿计时。它使数据通过速度翻了一倍,且系统功耗增加极少。