FPGA实现数字秒表

上传者: ailuoli | 上传时间: 2021-06-03 10:58:49 | 文件大小: 535KB | 文件类型: RAR
FPGA实现数字秒表 分为5个模块:计时控制器模块、计时模块、分频器模块、数据选择器、BCD/七段译码器

文件下载

资源详情

[{"title":"( 117 个子文件 535KB ) FPGA实现数字秒表","children":[{"title":"stopwatch.flow.rpt <span style='color:#111;'> 5.20KB </span>","children":null,"spread":false},{"title":"disp.vhd <span style='color:#111;'> 586B </span>","children":null,"spread":false},{"title":"stopwatch.vwf <span style='color:#111;'> 9.13KB </span>","children":null,"spread":false},{"title":"stopwatch.sim.rpt <span style='color:#111;'> 296.50KB </span>","children":null,"spread":false},{"title":"controller.vhd <span style='color:#111;'> 933B </span>","children":null,"spread":false},{"title":"......","children":null,"spread":false},{"title":"<span style='color:steelblue;'>文件过多,未全部展示</span>","children":null,"spread":false}],"spread":true}]

评论信息

  • ab120053622 :
    最终我还是没有做好,惭愧啊
    2014-08-31
  • Seuls_777 :
    非常有用啊,写得不错
    2013-06-20

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明