FPGA课程设计 实时时钟设计

上传者: a997897336 | 上传时间: 2021-03-03 21:06:22 | 文件大小: 5MB | 文件类型: ZIP
电子时钟主要是利用电子技术将时钟电子化、数字化,拥有时钟精确、体积小、界面友好、可扩展性能强等特点,被广泛应用于生活和工作当中。FPGA——现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。DS1302是美国DALLAS公司推出的一种高性能、低功耗、带RAM的实时时钟电路,它可以对年、月、日、周、时、分、秒进行计时,具有闰年补偿功能。本设计利用FPGA基于CYCLONE E芯片,利用硬件描述语言Verilog HDL通过配置DS1302芯片进行简单的实时时钟设计,结合数码管显示,可以正常显示年月日,时分秒和周,并通过两个按键的调整来切换时间的不同显示方式。

文件下载

资源详情

[{"title":"( 173 个子文件 5MB ) FPGA课程设计 实时时钟设计","children":[{"title":"shizhong.qpf <span style='color:#111;'> 1.25KB </span>","children":null,"spread":false},{"title":"shizhong.fit.summary <span style='color:#111;'> 615B </span>","children":null,"spread":false},{"title":"shizhong.fit.smsg <span style='color:#111;'> 703B </span>","children":null,"spread":false},{"title":"shizhong.sta.rpt <span style='color:#111;'> 332.72KB </span>","children":null,"spread":false},{"title":"shizhong.map.rpt <span style='color:#111;'> 37.97KB </span>","children":null,"spread":false},{"title":"......","children":null,"spread":false},{"title":"<span style='color:steelblue;'>文件过多,未全部展示</span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明