安徽工程大学数字逻辑课程设计数字显示电子钟三,2020年原创。设计和要求: 设计一个能显示分、时并有闹钟的数字电子钟逻辑电路,要求如下: (1)由石英多谐振荡器和分频器产生1/60Hz标准分脉冲。 (2)计时电路为“分电路”和“时电路”,“闹铃电路”只设计“时电路”。 (3) “分电路”为00—59的六十进制计数、译码、显示电路。 (4) “时电路”为00—23的二十四进制计数、译码、显示电路。 (5)计时时间和闹铃时间均可校正,校正时钟为单次脉冲。 设定的闹钟时间到达时,电路有持续30秒的有间断的声响提示,声响频率约为1000Hz。内含课程设计报告及仿真文件
设计并仿真实现一个交通灯控制电路。交通灯用于十字路口,两个路口均配有传感器用以检测有无车辆通行。它能按需要的交通控制要求,实现十字路口的交通灯自动控制。(1) 应优先保证主干道的畅通,即支道无车时,总处于“主干道绿灯、支道红灯”状态; (2)当主、支道均有车时,轮流切换通行,且只有支道有车辆要穿越主干道时,才切向“主干道红灯、支道绿灯”,一旦支道无车辆时,交通灯又立即回到“主干道绿灯、支道红灯”状态; (3)若主干道始终无车、而支道又始终有车时,则保持“主干道红灯、支道绿灯”状态;而一旦支道无车时,交通灯立即回到“主干道绿灯、支道红灯”状态。
2021-02-08 19:03:32 692KB 数电 交通灯
数电CMOS&TTL74系列 CD4000系列 Altium AD原理图库 器件库,包括L74系列和CD4000系列全系列825个芯片Altium Designer 原理图文件。
pwm信号产生器
2021-01-30 14:06:32 21KB 数电
1
logisim数电期末实验设计.circ, 包含:实验一:逻辑门基本功能测试。实验二:设计一片74138.实验三:设计一个8位的二进制加法器。实验四:基本SR锁存器功能测试。实验五:设计一个60进制的计数器。5个实验均包含电路图和实验步骤,实验心得等,请用logisim.exe软件打开,此乃原创,期末时得到优秀等级,欢迎下载。
2021-01-28 02:46:52 85KB 实验
实验设计:利用半加器计算8位原码求补码的电路图,请用logisim.exe打开,欢迎下载。
2021-01-28 02:46:51 24KB 数电 实验
代码仅含一个.vhdl文件,内含部分说明文档
2021-01-28 02:31:08 2.23MB vhdl
数电实验触发器应用multisim仿真程序
2021-01-28 01:22:08 800KB 触发器应用multisim multisim仿真 multisim
数电实验555定时器应用multisim仿真程序,已调试,可直接使用