针对大规模集成电路在空间环境的应用需求,介绍了目前国内外针对FPGA的抗辐射加固的研究现状,对空间辐射和单粒子效应进行了简单描述,分析了SRAM型FPGA的结构和故障特点,提出了一种基于高可靠单元针对Xilinx Kintex-7系列FPGA进行配置、监控、回读校验和刷新的单粒子翻转加固硬件平台设计。介绍了对Kintex-7系列FPGA进行防护的流程和故障注入测试系统的组成,该平台已经在某项目中得到应用并通过了功能测试和相关环境试验,为大规模集成电路在空间应用提供了设计参考。
2022-11-29 09:15:05 267KB 单粒子效应
1
大四上唐续老师的EDA实验课,包括单片机、FPGA(Verilog和VHDL)、以及SOPC方式实现的三种方式频率计
2022-11-28 23:29:02 9.74MB EDA FPGA 等精度频率计 现代综合实验
1
本文介绍了一种用FPGA 控制外部存储器来实现查找表的方法, 结合其工作原理和硬件平台, 重点介绍其软件设计过程, 并 对其中的难点! ! ! FPGA 对FLASH 编程问题进行了详细的阐述。
2022-11-28 19:18:19 150KB fpga 查表法 设计 实现
1
介绍空间辐射环境对造成的各种辐射效应及所需要采取的加固措施。不同类型 的中的辐射机理及加固措施有所不同。在基于反熔丝型中, 其辐射效应主要是介质的绝缘击穿, 加固措施主要是增加反熔丝厚度, 采用三模冗余等技术。在基于型中的辐射效应会造成配置失效, 加固措施主要是采用监测电路, 当配置发生错误时, 通过重新配置来恢复系统。
2022-11-28 19:03:54 268KB FPGA 辐射效应 加固
1
交通信号灯控制器代码及说明,FPGA Verilog语言,课程设计
2022-11-28 16:15:34 98KB FPGA 交通灯控制器
1
本 次 实 训 通 过 搭 建 Quartus Prime 开 发 环 境 , 设 计 了 基 于 Cyclone-IV FPGA 芯片的数字音频功放。在工作电压为12V,工作电 流>=1A 的环境下,实现 LED 灯的开、关、状态反转三个功能,并写成 API 的形式,实现了流水灯效果。然后通过使用按键控制指定的 LED 灯, KEY1使 LED1亮,KEY2使 LED2亮,KEY3使 LED1亮所有灯灭。实现数 码管控制,通过编写 CD4053驱动程序,实现使用 MIC 信号、使用音频 信号、使用静音功能、测量数字电位器抽头位置四种情况的通道切换功 能。编写数字电位器的驱动程序,实现信号的衰减。
2022-11-28 16:03:31 2.71MB FPGS 音频功放
1
0 引 言   随着移动通信的发展。通信网络覆盖范围已经成为衡量通信网络运行的重要标准,直接影响着运营商的经济效益。而直放站的发展应用,已成为提高运营商网络质量,解决网络盲区或弱区问题,增强网络覆盖的主要手段之一。一个基站可以与几个直放站相连,可以组成链状、星型、树型等灵活的拓扑结构,使基站的覆盖范围大大增加。同时,既节省空间,又降低成本,提高了组网的效率。   但由于传统模拟直放站设备间没有统一的协议规范,无法满足系统厂商与直放站厂商的兼容,无法实现基站和直放站之间更有效的互通,从而限制了两者之间控制和数据的可靠传输。2003年6年,由包括爱立信、华为、NEC、北电网络及西门子5大集团合
1
为了实现对特定地区的低成本覆盖,将无线基站的控制部分和射频部分分离。介绍了公共通用无线接口(CPRI)协议的规范,给出了基于LATFICE半导体公司的LFE2M35E的FPGA实现方案。采用硬件描述语言Verilog HDL设计各个功能模块。软件平台是LATFICE半导体公司提供的IspLEVER Project Navigator。通过AVR单片机ATMEGAl28对数据传输进行实时监控。从接收端的数据仿真数据和串口抓取的数据来看,数据传输准确无误。该方案具有成本低、使用灵活,功能易扩展等特点,通过实测
2022-11-28 14:28:57 409KB 工程技术 论文
1
摘要: 以FPGA 代替传统的单片机和外围扩展芯片, 给出了CAN 总线通信节点的详细设计方案。其中以SJA1000为CAN 总线控制器、FPGA 为主控制器, 设计实现通信节点的硬件接口电路。基于对CAN 总线控制器的功能分析, 并应用Verilog语言进行软件设计, 从而实现CAN节点之间的通信功能。   0 引言   CAN 总线允许高达1M bit /s通讯速率, 支持多主通讯模式, 有高抗电磁干扰性而且能够检测出通信过程中产生的任何错误, 已被广泛应用到各自动化控制系统中。在项目的特殊环境要求下, CAN总线通信要求使用FPGA作为系统中的主控制器, 较之传统设计使用的单片机,
2022-11-28 13:36:26 411KB 基于FPGA的CAN总线通信节点设计
1
简单CPU设计,包含有一个RAM组件,代码有详细注释以及说明。可实现寄存器运算、立即寻址、直接寻址、间接寻址、寄存器直接寻址、寄存器相对寻址以及对RAM读写等操作,内含波形图以及绑定好的管脚图。用户可根据自己的实验器材重新绑定管脚。
2022-11-28 00:45:54 9.32MB 简单CPU设计 VHDL FPGA Cyclone
1