ZYNQ DMA PL-330用户手册 可用于ZYNQ7000 系列SoC 的DMA 开发参考使用,
2022-11-24 19:54:27 806KB ZYNQ DMA
1
本Demo基于zynq-7020(正点原子启明星+OV5640+4.3'800x480)实现了ISP图像处理(将ov5640的isp关闭,在7020上实现ISP功能),输出到LCD和HDMI,软件基于SDK裸机开发,2592x1944@15fp
2022-11-24 15:03:53 344.06MB isp 图像处理 zynq
1
《Xilinx Zynq SoC与嵌入式Linux设计实战指南》高清扫描电子版,带完整详细书签
2022-11-21 13:35:51 49.29MB Xilinx Zynq 高清扫描 完整详细书签
1
ZYNQ图像处理工程,实现了均值滤波
2022-11-18 23:14:44 130.38MB ZYNQ 图像处理
1
ZYNQ AXI4读写DDR3进行图像存储的乒乓操作
2022-11-17 21:41:49 62KB ZYNQ FPGA AXI4总线 图像处理
1
ZYNQ使用EMIO调试UART
2022-11-15 11:29:19 562KB ZYNQ EMIO UART
1
Zynq配置控制器 一种配置控制器解决方案,允许Zynq器件配置下游FPGA。 可以在上面的GitHub“发布”选项卡中找到此IP的正式版本。 ##概述此IP旨在安装到Xilinx Vivado / SDK工具中,使用户能够为Zynq器件创建一种配置一个或多个下游FPGA器件的方法。 该控制器是为7系列设备设计的,但是由于比特流格式的通用性,它也可以用于配置较早的FPGA。 随着设计变得越来越复杂并需要更多的设备,通常希望让一个Zynq SoC设备充当其他FPGA的配置控制器。 这种方法还允许对整个系统中的各种比特流使用统一的存储介质。 注意:此控制器不允许配置下游Zynq-7000设备。 这是因为除JTAG端口外,Zynq-7000设备没有“从”配置模式。 该库是使用创建的,但可能会与其他版本向前和向后兼容。 ## Xilinx配置模式根据电路板布局,所需的配置速度和I / O
2022-11-10 18:45:47 24.23MB VHDL
1
基于ZYNQ7010实现的帧差法运动目检测 开发环境是VIVADO2018.3和SDK 可以定位出所在的目标,并框出来,具体效果参考博客。
2022-11-08 22:50:36 209.41MB ZYNQ 帧差法 运动目标定位
1
本资源为zynq7000系列的软件部分资源说明
2022-10-23 19:39:45 18.76MB zynq ug585
1
ZYNQ系列核心板设计资料 包含原理图及PCB文件
2022-10-18 09:05:58 556KB ZYNQ系列核心板
1