常用集成时序逻辑器件及应用.
2021-04-05 18:07:07 9.67MB 常用集成时序逻辑器件及应用.
内含XILINX关于时序约束的官网文档(英文),以及两份时序约束经典透彻中文教程。
2021-04-03 18:00:42 3.66MB FPGA 时序约束
1
Altera最新Timequest时序分析高级培训教材
2021-04-03 10:39:19 1.87MB 时序分析
1
本人在写JESD204B的AXI4-Lite配置接口时,发现对端口时序的理解和常规的理解不一样,因此写这篇文章以作记录,具体如下。 1.1 写时序异常 按常规理解的时序图(参照SRIO)写出来的代码,ready是因,valid是果。在仿真时发现在时钟复位配置好后,ready信号并没有按想象中一样,会先拉高来等待输入数据。ready信号是一直为0的。 检查配置情况发现配置没有错误,然后对比JESD204B ip核的demo文件仿真图,发现ready信号要先等valid信号有效后才会输出一个时钟的有效信号。这成了valid是因,ready是果。因果和常规理解的是反着的。 具体的情况见第3节。 1.2 读时序异常 按常规理解的时序为,ready准备好后,输入读取的地址并且valid有效时,ready会拉低去处理内部信号,在输出对应地址数据后,再次拉高等待下一次读取。 但是JESD204B的ip中AXI4-Lite配置接口的读aready是隔一段时间输出一个固定的2个时钟高ready。即使是在availd拉高后aready也不会根据availd拉低,依然是输出固定的2个时钟高信号。这导致我们在需要连续读取内部数据时,不能单纯的把aready当成读取下一个地址准备好的依据。 具体情况见第4节。
2021-04-02 16:28:06 403KB FPGA JESD204B AXI4-Lite SRIO
1
deep_learning_time_series_forecasting_mini_course.pdf
2021-04-02 15:26:07 208KB 时序预测
1
OPC_DA连接,导入Excel,InfluxDB存储,MQTT订阅发布。
2021-04-01 17:02:58 27.22MB c# winform opc mqtt
1
fanuc机器人启动条件和时序说明
2021-03-31 20:21:58 2.8MB fanuc启动时序 fanuc启动条件
1
差分干涉测量短基线集时序分析技术(SmallBaselineSubsetInSAR,SBAS-InSAR)凭借其独特的优势,在大区 域、长时间序列的地面沉降监测领域具有巨大的应用前景。利用SBAS-InSAR技术对西安市区的14景 Sentinel 影像进行处理,本次实验获取了研究区在2019-2020年的基本沉降信息。
2021-03-30 15:11:23 9.75MB InSAR 沉降监测 SBAS 时序分析
1
华硕上电时序笔记本内部维修教程资料.pdf
2021-03-29 19:01:08 1.62MB weinre
1