之前看过的关于RocketIO的很多论文,讲的很详细
2021-06-29 17:42:21 45.43MB Xilinx GTX RocketIO Aurora
1
随着网络技术的不断发展,数据传输,数据交换流量越来越大。尤其像航空航天等高端领域,不仅需要能够处理大量复杂的数据,而且需要实时高速远程传输,需要长期稳定有效的信号加以支持,以便能够获得更加精准的数据收发信息,更好的为工程项目服务。然而,传统的并行传输方式由于走线多,信号间串扰大等缺陷,无法突破自身的速度瓶颈。而串行传输拥有更高的传输速率但只需要少量的信号线,降低了背板开发成本和复杂度,满足高频率远距离的数据通信需求,被广泛应用到各种高速数据通信系统设计中。
2021-06-29 17:41:23 4.92MB 高速串行 xilinx Rocket IO
1
Xilinx官方指南,本指南详细介绍了Xilinx的Spartan6系列的serdes模块,用于连接高速ADC/DAC,包含了具体的实例,非常详细,使用serdes前必读
2021-06-28 14:53:01 877KB Spartan6 Serdes Xilinx FPGA
1
去除了pdf复制、注释、创建书签、打印等限制的高清pdf版本。 网上有很多都是有限制的pdf,只能看,一点都不方便,还浪费积分。 本书非常经典。
1
本光盘是《Xilinx FPGA开发实用教程(第2版)》一书的配书光盘,内容包括了书中第2章、第4章、第6章到第10章所有设计案例的完整工程文件。 本书由徐文波 田耘 编著 清华大学出版社出版 2012年7月第二版 压缩包大小23.6兆,解压后大小为99.6兆,占用空间106兆 本光盘根目录下有7个文件夹,文件夹的内容和含义说明如下: 1. chapt2文件夹中的内容为书中第2章完整的工程文件,包括2个子文件夹: (1) exp2_29:例2-29对应的文件; (2) exp2_30:例2-30对应的文件。 2. chapt4文件夹中的内容为书中第4章完整的工程文件,包括4个子文件夹: (1) exp4_1:例4-1对应的文件; (2) exp4_2:例4-2对应的文件; (3) exp4_6:例4-6对应的文件; (4) exp4_7:例4-7对应的文件。 3. chapt6文件夹中的内容为书中第6章完整的工程文件,包括10个子文件夹: (1) exp6_1:例6-1对应的文件; (2) exp6_2:例6-2对应的文件; (3) exp6_6:例6-6对应的文件; (4) exp6_8:例6-8对应的文件; (5) exp6_8_matlab:例6-8对应的matlab文件; (6) exp6_9:例6-9对应的文件; (7) exp6_12:例6-12对应的文件; (8) exp6_13:例6-13对应的文件; (9) exp6_18:例6-18对应的文件; (10) exp6_Uart:UART接口开发实例。 4. chapt7文件夹中的内容为书中第7章完整的工程文件,包括2个子文件夹: (1) exp_sdk_C_code:包括4个子文件夹: led_cpp:LED代码; uart_cpp:串口代码; intc_uart:中断和串口联合的代码; timer_intc:定时器和中断联合的代码。 (2) exp7_2:例7-2对应的文件。 5. chapt8文件夹中的内容为书中第8章完整的工程文件,包括6个子文件夹: (1) exp8_1:例8-1对应的文件; (2) exp8_2:例8-2对应的文件; (3) exp8_3:例8-3对应的文件; (4) exp8_4:例8-4对应的文件; (5) exp8_5:例8-5对应的文件; (6) exp8_hwcosim:硬件协仿真的例子。 6. chapt9文件夹中的内容为书中第9章完整的工程文件,包括5个子文件夹: (1) exp9_1:例9-1对应的文件; (2) exp9_2:例9-2对应的文件; (3) exp9_3:例9-3对应的文件; (4) exp9_4:例9-4对应的文件; (5) exp9_5:例9-5对应的文件。 7. chapt10文件夹中的内容为书中第10章完整的工程文件,包括1个子文件夹: (1) exp10_1:例10-1对应的文件; (2) xapp869:Xilinx PCI-E参考文档。 二、运行环境 本光盘的所有程序在以下环境调试通过: (1)Windows XP; (2)Xilinx ISE Design Suite 13.2 for windows; 更详细的信息可以参考本教材中实验部分的相关说明。 三、注意事项 (1)运行这些程序前请详细阅读本教程中相关实验部分说明; (2)部分实验清理了综合与实现所产生的相关文件以节省空间,读者重新运行即可。 (3)在使用光盘的程序时,请将程序拷贝到硬盘上,并去除文件的只读属性; (4)需要说明的是,当在本地电脑上运行例子时,根据例子所运行的目录,对例子中的一些目录路径进行适当的修改。
2021-06-26 17:41:22 23.65MB 徐文波 田耘编著
1
Vivado ML 2021.1 现已推出,可供下载: 使用基于 ML 的算法提升性能 模块设计容器现已投入生产 推出 Vivado 商城 用于自动时序收敛的智能设计运行 面向 Versal 的 DFX 现已推出 量产器件: Versal AI Core 系列: - XCVC1902 和 XCVC1802 Versal Prime 系列: - XCVM1802 Virtex UltraScale+ HBM 器件:- XCVU57P
2021-06-26 13:09:24 75B vivado vivado2021 xilinx FPGA
1
这是依元素EGO1开发板的相关文件,在官网上下载实在是太慢了,所以我把它分享出来,由于上传大小限制,我就把每一部分单独上传并提供总体的百度网盘链接 链接:https://pan.baidu.com/s/1JS_NwSX4-8sVY1cRpsD_IA 提取码:CUIT
2021-06-26 09:03:59 18.27MB EGO1 FPGA XILINX 依元素
1
这是依元素EGO1开发板的相关文件,在官网上下载实在是太慢了,所以我把它分享出来,由于上传大小限制,我就把每一部分单独上传并提供总体的百度网盘链接 链接:https://pan.baidu.com/s/1JS_NwSX4-8sVY1cRpsD_IA 提取码:CUIT
2021-06-26 09:03:59 37.17MB FPGA XILINX EGO1 依元素
1
这是依元素EGO1开发板的相关文件,在官网上下载实在是太慢了,所以我把它分享出来,由于上传大小限制,我就把每一部分单独上传并提供总体的百度网盘链接 链接:https://pan.baidu.com/s/1JS_NwSX4-8sVY1cRpsD_IA 提取码:CUIT
2021-06-26 09:03:59 442KB FPGA XILINX EGO1 依元素
1
这是依元素EGO1开发板的相关文件,在官网上下载实在是太慢了,所以我把它分享出来,由于上传大小限制,我就把每一部分单独上传并提供总体的百度网盘链接 链接:https://pan.baidu.com/s/1JS_NwSX4-8sVY1cRpsD_IA 提取码:CUIT
2021-06-26 09:03:58 460KB FPGA EGO1 XILINX 依元素
1