计算机系统结构习题,包含以下内容: ①、Amdahl定律,CPU性能公式。 ②、平均存储器访问时间AMAT,缺失率,缺失代价。 ③、循环展开实现流水线调度。 ④、应用时空图解决线性流水线调度问题,计算流水线吞吐率、加速比、效率。 ⑤、应用禁止启动距离、禁止向量、状态图解决非线性流水线调度问题,计算流水线吞吐率、加速比、效率。 ⑥、应用多级立方体网络、Ω网络实现通信。 这是我整理的一些习题,主要适用于学习计算机系统结构的大学生。
5段流水线CPU 这是华中科技大学“计算机组织原理”课程的课程设计。做一个5段流水线cpu;根据老师的指示。 ##这里是说明:
2022-06-07 20:28:22 195KB
1
1、VHDL 2、微处理器仿真 3、流水线 4、数据冒险 5、重排序
2022-06-03 08:27:53 2.04MB VHDL 流水线 微处理器 RISC
1
mfc做的计算机体系结构课程实验 简单实现流水线记分牌动态调度的小玩意儿~~
2022-06-02 22:12:49 6.99MB mfc 动态 模拟器 流水线
1
GPU流水线脑图
2022-05-26 19:38:02 152KB GPU流水线
1
【优化调度】基于蚁群算法求解无等待流水线调度优化问题含Matlab源码.zip
2022-05-15 00:37:22 347KB matlab
1
verilog里用流水线的方法实现乘法器
2022-05-13 17:11:11 104KB 流水线乘法器
1
根据AES算法的特点,从3方面对算法硬件实现进行改进:列混合部分使用查找表代替矩阵变换,降低算法实现的运算复杂度,采用流水线结构优化关键路径-密钥拓展,提升加密速度,利用FPGA定制RAM(BRAM)预存查找表进一步提升加密速度。优化后的AES算法在Virtex-6 xc6vlx240T(速度等级 -3) FPGA上实现,结果发现,AES算法共占用1 139个Slice,最大频率达到443.99 MHz,通量达到56.83 Gbit/s,效率达到49.89 (Mbit/s)/Slice;然后,对AES算法进行接口逻辑声明,将优化后AES算法封装成自定制IP核;最后,采用基于NIOS II的SOPC技术,构建了一个嵌入式AES算法加密系统,实现了数据通信中的高速加密。
2022-05-13 10:14:21 923KB AES; 流水线结构; 通量; 效率;
1
RobotStudio流水线码垛工作站的构建.pptx
2022-05-12 09:11:51 57.23MB 文档资料 RobotStudio
摘 要:介绍一种用于流水线ADC的采样保持电路。该电路选取电容翻转式电路结构,不仅提高整体的转换速度,而且减少因电容匹配引起的失真误差;同时使用栅压自举采样开关,有效地减少了时钟馈通和电荷注入效应;采用全差分运算放大器能有效的抑制噪声并提高整体的线性度。该采样保持电路的设计是在0. 5μm CMOS工艺下实现,电源电压为5 V,采样频率为10MHz,输入信号频率为1MHz时,输出信号无杂散动态范围( SFDR)为73. 4 dB,功耗约为20 mW。   随着通信技术、图像处理技术和多媒体技术的迅猛发展,数字信号处理中的ADC被广泛应用于各个领域,整机系统对ADC的性能提出了越来越高的要求。
1