主要是讲解FPGA开发的实际例子,又很强的实际实践作用,可以在工程上实现。
2019-12-21 20:03:39 5.96MB FPGA
1
本设计的数字钟,要求显示格式为小时—分钟—秒钟,分别在8个七段LED数码管上以动态分时扫描的方式显示。系统有两个时钟基准,CLK1为4HZ,分频后用来作为计时基准时钟。CLK2为10KHZ,用来作为扫描基准时钟,分频后作为百分秒计时时钟。
2019-12-21 20:02:41 171KB vhdl 数字钟
1
(1) 设计指标 1. 时钟以十二小时为一个周期 2. 显示时、分、秒; 3. 具有校时功能,可以对时和分单独校时; 4. 为了设计的稳定性和准确,由石英晶体振荡电路提供时间基准信号
2019-12-21 20:00:41 87KB 数字时钟
1
整点报时,校时,基于multisim10的报时数字电子
2019-12-21 19:52:53 530KB 数字电子钟
1
西安交大 数字电子技术基础赵进全PPT课件,配网上视频使用效果更佳
2019-12-21 19:52:46 6.94MB 西安交大 数字电子技术基础 赵进全 PPT
1
浅谈用74LS90设计任意进制计数器 pdf文件
2019-12-21 19:52:13 60KB 数字电子技术
1
2006-2015燕山大学 数字电子技术 考研复试试题(很辛苦收集的,珍惜)
2019-12-21 19:50:56 6.52MB 数字电子技术 燕山大学 复试 真题
1
1)秒表由6 位七段LED显示器显示,其中两位显示“min”,四位显示“s”,显示分辨率为0.01 s; 2)计时最大值为99 min59.99s; 3)计时误差不得超过0.01s; 4)具有清零、启动计时、暂停计时及继续计时等控制功能; 5)控制操作按键不得超过2个。
2019-12-21 19:48:34 361KB 电子秒表
1
Digital Fundamentals 10th Ed (Solutions)- Floyd
2019-12-21 19:47:34 4.88MB 数字电子技术
1
要求:(1)有两个按钮A和B,开锁密码可自行设置,如(3579),    (2)若按B钮,则门铃响;(滴,嗒……..)    (3)开锁过程中,按3下A,再按一下B,则3579中的“3”即被输入,按5下A,再按一下B,则3579中的“5”即被输入,以此类推,直到输入完“9”,按B,则锁被打开——用发光二极管KS表示,    (4)报警:在输入3、5、6、9过程后,如果输入数字与密码不同,则报警;用蜂鸣器发出“嘟嘟……..”的报警声;    (5) 用一个开关表示闭锁;
1