这是基于quartus2的关于数字频率计的设计,是各个模块各个模块写的,多经过调试了。如若有错,请大家指正。谢谢!
2022-10-25 14:33:10 3KB 频率计
1
设计一种以单片机AT89C51为核心的数字频率计,介绍了单片机、数字译码和显示单元的组成及工作原理。测量时,将被测输入信号送给单片机,通过程序控制计数,结果送译码器74- LS145与移位寄存器74LS164,驱动LED数码管显示频率值。通过测量结果对比,分析了测量误差的来源,提出了减小误差应采取的措施。频率计具有电路结构简单、成本低、测量方便、精度较高等特点,适合测量低频信号。
2022-10-17 08:32:38 590KB 单片机、数字译码 译码器74- LS145
1
该系统要能够产生一个31KHz的方波,进过单片机脉冲采集后能够在液晶上显示出该频率,能够产生一个固定频率的方波,而且能够将其测量显示出来的系统。目前市场上有很多芯片能够直接输出方波,但是为了体现模拟电路和数字电路的综合应用,本题目采用简单的RC振荡电路产生一个正弦波,之后经过比较器后输出方波,再经过一个分频器二分频后接入单片机采集处理后显示。该方案采用RC桥式振荡电路产生正弦波,电路简单、成本低廉,但此方案产生的最大的缺点是电路的工作频率一般低于1MHz。由运放构成的RC串并联正弦波振荡电路不是靠运放内部的晶体管进入非线性区稳幅,而是通过在外部引入负反馈来达到稳幅的目的,因此稳定性不是很高。 得到正弦信号后进过一个过零比较器将正弦信号变成方波,之后经过数字芯片JK触发器或者是D触发器二分频后送单片机采集处理显示。
2022-10-09 22:10:25 90KB 51单片机 频率计
1
基于AT89C51的频率计设计 本频率计的设计以AT89C51单片机为核心,利用他内部的定时/计数器完成待测信号周期/频率的测量。本设计综合考虑了频率测量精度和测量反应时间的要求。同时扩展了频率测量范围及增加了信号多样性的测量。
2022-10-09 17:14:40 56KB 频率计
1
频率计的测频范围0Hz~999Hz,测量的电压范围为0~7mV,本电路结构简单,成本低廉,对于提高动手能力加强对理论知识的灵活运用具有很大的帮助。
2022-10-06 18:00:38 159KB 频率计
1
频率计闸门处复杂逻辑关系的处理,有启动信号,时标信号,标志信号,读信号
2022-09-19 14:01:37 184KB 频率计
内有多个用VHDL实现的元件代码,计数器,频率计,状态机等等,相信一定会对你有帮助的
2022-09-19 14:00:41 4.47MB components_vhdl frequency_meter 频率计_vhdl
6位十进制频率计,目标芯片EPF10KLC84-4,自己设计的,用于课程设计,并已在硬件上通过验证
2022-09-05 22:12:24 159KB 频率计
1
本报告详细论述了基于FPGA(Xilinx)的多档位数字频率计设计。采用 Verilog硬件描述语言,对各个单元电路及总体电路进行了细致的设计和仿真。 分频电路结构紧凑,在一个阶段的计数过程中产生所需的各个时钟信号,大大节省了系统资源。 门控电路,采用6位的十进制计数器,包含计数使能、清零、溢出标志等,并通过锁存器将固定的值送往数码管显示电路。 显示电路,采用数码管动态扫描方式。通过对档位以及所显值大小的判断,产生小数点控制信号和消隐信号,并通过动态扫描和数值一起送入对应的数码管。 系统运行良好,测量精度较高,并能够对错误的操作以及量程溢出情况进行报警显示。
2022-07-27 19:54:01 463KB 多档位 数字频率计
1
频率计使用STC12C5201AD作为主控芯片,使用LCD1602显示频率,实现0.1Hz到16MHz的高精度显示。 通过内外计数的方式确定频率。 高精度频率计源码部分展示: 高精度频率计电路原理图截图:
1