CORE-ESP32-C3设计原理图
2023-01-14 21:21:53 126KB 电路图
1
该程序是作为跟踪器使用,程序中几点简单说明: 1、使用IAR for ARM 5.3版本编译,程序为工程文件,安装IAR后可编译。 2、设备在GSM模块初始化完成后D4会闪烁5次,此后可以使用短信命令。 3、设备在接收到“GPS001”的短信后会开启GPS模块电源,GPS模块在接收的卫星有效数据后D4会闪烁2次,然后会关闭 GPS模块电源,再发送GPS信息到目标手机;如果90S内没有接收到卫星有效数据会发送接收不到卫星信号的短信到 目标手机。 4、设备在闲置90S后会进入睡眠模式,通过检测GSM模块的RING引脚唤醒。 5、采用外部供电时D5指示灯会亮,设备睡眠后会灭。 6、D1指示灯为充电指示,在充电时会亮,充满后灭。 提供了SWD下载口,另外还提供了扩展接口:一路UART接口可以作为GSM/GPRS透传,一路GPIO可以作为报警或控制,仁者见仁,智者见智。
2023-01-10 20:10:47 5.69MB gsm模块 定位系统 app程序 电路方案
1
PLC设计原理图 pdf
2023-01-02 19:35:30 152KB PLC设计
1
CS5518设计原理图,CS5518设计参考电路,MIPI转LVDS芯片,MIPI转LVDS方案设计开发 ,LVDS支持18位或24位像素,通过VESA或JEIDA格式。它只能使用单个1.8V电源,以节省成本并优化电路板空间。 MIPI输入端: 支持MIPI D-PHY版本1.00.00和MIPI DSI版本1.02.00 支持1对4数据 双向车道0(可以反向LP) 支持ULPS(低功耗状态) 支持18/24/30/36位的压缩像素格式RGB 支持18位松散压缩像素格式RGB
1
CS5260参数 USB Type-C规范 1.2 符合 VESA DisplayPort TM(DP)V1.4 标准的接收器 VGA 输出接口,DAC 速度高达 210-MHz,8 位 支持所有 USB Type-C通道配置 (CC) 2LAN 2.7GMax.分辨率高达 1920x1200@60Hz(RB,减少消隐),24 位色深,1920X1440(RB,减少消隐),18 位色深,或 2048x1152@60Hz(RB,减少消隐)24 位色深,或2048x1536@60Hz(RB,减少消隐),18 位色深。 嵌入式振荡器或外部晶体可选 嵌入式线性压差稳压器 (LDO) 嵌入式单片机 嵌入式EDID(如果终端设备没有EDID,CS5260将响应EDID) 嵌入式V同步/H同步5V缓冲器 内部上电复位 (POR) QFN32 4X4 封装
1
OPERATING SYSTEMS:INTERNALS AND DESIGN PRINCIPLES SIXTH EDITION 作者:WILLIAM STALLINGS 操作系统:精髓与设计原理(第6版)英文版答案 作者:WILLIAM STALLINGS
2022-12-29 21:35:34 2.52MB OS INTERNALS AND DESIGN
1
我这有TracePro的视频,PPT讲解,包括软件教程中英文版还有一些教程的训练过程。光学有关设计原理
2022-12-09 09:03:38 342.61MB 课程 原理
1
基于红外遥控的门禁系统概述: 通过STC12C5A60S2设定密码锁,并对红外遥控器的信号进行解码,显示器用LCD12864,输入正确密码时可以开锁。同时使用红外遥控器控制来控制步进电机的转动(开门釆用步进电机模拟),从而达到开门效果。该门禁系统电路设计简单,主要由51单片机最小电路、红外接收电路、步进电机驱动电路(驱动芯片为ULN2003)、液晶显示模块的电路设计等完成。 具体实现功能介绍: (1)当用上遥控器上锁后,需输入相应的开门密码,单片机判断后,若正确,蜂鸣器发出“滴滴”,代表开门,若错误,蜂鸣器发出较快的“滴滴滴”。 (2)单片机断电之后,所设密码不会丢失。 (3)实现修改密码功能:以原密码修改旧密码,或者有更高层的密码可直接修改旧密码(类似于安全码)。 (4)平时不用时,单片机处于休眠模式(降低功耗),但接收到遥控器的消息后,单片机进入工作模式。 (5)密码错误三次则需等待10秒方能继续操作。 红外遥控的门禁系统电路截图:
1
前言: USB 2.0 参考设计指南对于想要确保其设计通过 USB2.0 电气合规性测试的设计人员来说极为重要。该指南适用于 AM335x 和 AM437x,不过,对于其他处理器也具有通用性。这些指南所采用的方法具有很强的实用性,没有复杂的公式或理论。 USB2.0 数据通信硬件设计电路特点: 具有集成式高速 PHY 收发器的 Sitara AM437x USB 2.0 高速端口 在线路/总线速度高达 480 Mbps 的 USB 设备之间进行数据传输 适用于高速 USB 2.0 布局的最佳实践布局设计指南 完整的子系统参考,具有原理图、BOM、设计文件和测试数据,在专为测试和验证而开发的完全组装的板上实施。 USB2.0 数据通信硬件设计实物图片截图: USB2.0 数据通信硬件设计原理图部分截图:
2022-11-30 11:03:27 2.02MB usb2.0 电路方案
1
1200W开关电源设计原理图及PCB设计资料
2022-11-24 15:41:21 120KB 开关电源
1