这是一个数字综合时时序仿真的约束文件,适合初学者看一下怎么写约束文件
2021-09-14 15:45:59 591B 时序约束文件
1
行业分类-电子-一种多电压时序控制电路.zip
2021-09-14 09:01:58 289KB
整个上电时序Power Sequencing的详细过程: 1.在未插上ATX电源之前,由主板上的电池产生VBAT电压和CMOS跳线上的RTCRST#来供给南桥,RCTRST#用来复位南 桥内部的逻辑电路,因此我们应首先在未插上ATX电源之前量测电池是否有电,CMOS跳线上是否有2.5V-3V的电压。 2.检查晶振是否输出了32.768KHz的频率给南桥(在nFORCE芯片组的主板上,还要量测25MHz的晶振是否起振) 3.插上ATX电源之后,检查5VSB、3VSB、1.8VSB、1.5VSB、1.2VSB等待机电压是否正常的转换出来(5VSB和3VSB的 待机电压是每块主板上都必须要有的,其它待机电压则依据主板芯片组的不同而不同,具体请参照相关芯片组的 DATASHEET中的介绍) 4.检查RSMRST#信号是否为3.3V的高电平,RSMRST#信号是用来通知南桥5VSB和3VSB待机电压正常的信号,这个信号 如果为低,则南桥收到错误的信息,认为相应的待机电压没有OK,所以不会进行下一步的上电动作。RSMRST#可以在I/O 、集成网卡等元件上量测得到,除了量测RSMRST#信号的电压外,还要量测RSMRST#信号对地阻值,如果RSMRST#信号处 于短路状态也是不行的,实际维修中,多发的故障是I/O或网卡不良引起RMSRST#信号不正常。 5.检查南桥是否发出了SUSCLK这个32KHz的频率。 6.短接主板上的电源开关,发出一个PWBTN#信号给I/O,I/O收到此信号后,经过内部逻辑处理发出一个PWBTIN#给 到南桥。 7.南桥收到PWBTIN#信号后,发出SLP_S3#给I/O,I/O接到此信号后经过内部的逻辑处理发出PSON#信号给ATX电源, ATX电源接到低电平的PSON#信号后,开始工作,发出各路基本电压给主板上的各个元件,完成上电过程。
2021-09-13 09:42:07 3.13MB POWER时序
1
TimingDesigner_v9.2_win软件、license、及破解教程都有,非常方便好用。
2021-09-11 14:38:41 31.89MB 时序图工具
1
行业-电子政务-基于扩展卡尔曼滤波的跨孔电阻率时序监测反演成像方法.zip
2021-09-11 09:02:12 23.58MB 行业-电子政务-基于扩展卡尔曼滤
Verilog_HDL_那些事儿_时序篇v2 非常不错 一共四篇 这是第一篇
2021-09-10 15:34:38 17.07MB 黑金教程
1
视频图形阵列(VGA)作为一种标准的显示接口已得到广泛应用。依据VGA的显示原理,"抛弃"VGA的显示专用芯片,采用现场可编程门阵列(FPGA)产生VGA时序信号和彩条图像信号,并在Altera公司的QuartusⅡ软件环境下完成VGA时序彩条信号模块的仿真,最后下载到FPGA开发板中进行硬件验证,并在CRT显示器上得到正确的条纹图像。利用该原理,可以设计更多的彩色图像,且可以对采集图像进行实时显示。
2021-09-10 09:55:06 77KB FPGA VGA 时序信号 状态机
1
行业分类-设备装置-逻辑时序单元及基于该时序单元的自动化设计平台.zip
本文档基于Actel FPGA实现静态时序分析以及约束。
2021-09-08 20:22:43 1.84MB 时序分析.
1
行业分类-电信-一种信号时序的测试方法及装置.rar