电子钟、药片装瓶系统FPGA扩展实验,仅供学弟学妹参考,禁止直接当作大作业提交。电子钟、药片装瓶系统FPGA扩展实验,仅供学弟学妹参考,禁止直接当作大作业提交
2021-03-29 00:33:58 4.44MB FPGA BUPT 数字逻辑课程设计 电子钟
1
大二数电课程设计,带报告
2021-03-27 20:19:32 453KB verilog 数字逻辑电路 状态机
1
数字逻辑课后习题答案,很详细的,有详细解析。
2021-03-24 12:10:55 1.87MB 数字逻辑
1
注意:先按快捷键Ctrl+K让时钟自动跳动!!! 利用logisim软件实现数字时钟。 要求: 1. 利用logisim自带的元器件:各种逻辑门(Gate)、触发器(Flip-Flop)、7段数码管(7-Segment Display)等实现显示时、分、秒的数字钟。 2. 两位数码管显示小时并满24进位,两位显示分钟和两位显示秒钟的数码管满60进位。 3. 制作子电路芯片实现7490/74390(计数/分频)、4511/7448(7段数码管译码)的功能。不可以使用logisim自带工具:计数器(Counter)和十六进制显示器(Hex Digit Display)。 4. 方波信号使用Clock工具产生,自行设置电路时钟频率和分频电路,使计时贴近真实时间。
2021-03-23 15:13:48 133KB logisim 数字时钟 74LS90 74LS390
1
803信号与系统+数字逻辑电路(2021年大纲).doc
2021-03-23 09:15:58 52KB 信号处理
1
803信号与系统+数字逻辑电路(2021年大纲).pdf
2021-03-22 22:12:42 132KB 信号处理
1
数字逻辑之数字时钟课程设计 设计要求 1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。  2、可手动校正时、分时间和日期值,时间以24小时为一个周期,有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 3、计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时; 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号由晶振电路产生1HZ标准的信号,分、秒为六十进制计数器,时为二十四进制计数器。
2021-03-21 00:41:14 38KB 数字逻辑
1
好用的PPT,是我的教师的心血啊!!内容好,丰富,易懂,但又不失引导性
2021-03-18 21:43:29 177KB 课程设计 数字逻辑 电子钟
1
适合初学者
2021-03-18 18:03:16 78KB 课程设计
1
数字逻辑数字时钟.DSN
2021-03-18 18:01:49 100KB 课程设计
1