android 蓝牙hid协议开发,实现手机连接蓝牙鼠标、键盘、扫描枪.rar,太多无法一一验证是否可用,程序如果跑不起来需要自调,部分代码功能进行参考学习。
2021-08-26 10:59:39 2.08MB wifi蓝牙
1
键盘扫描原理,有此在手,别无所求! 键盘扫描原理,有此在手,别无所求! 键盘扫描原理,有此在手,别无所求!
2021-08-25 23:20:36 42KB 键盘扫描
1
PC键盘的扫描码对照表 PC键盘的扫描码对照表 PC键盘的扫描码对照表
2021-08-24 23:32:59 57KB 键盘扫描码 PDF
1
行业-电子政务-塔式键盘扫描电路结构.zip
2021-08-22 09:02:49 797KB
MAXII实现键盘扫描Verilog到吗
2021-08-20 17:01:46 251KB fpga/cpld
1
KEY_4x4扫描键盘FPGAVerilog逻辑源码Quartus工程文件,FPGA为CYCLONE4系列中的EP4CE6E22C8. 完整的工程文件,可以做为你的学习设计参考。 module KEY_4x4 ( input sys_clk, //50MHZ input sys_rst_n , input [3:0] key_row , //�� //output wire [3:0] key_col , //�� output reg [3:0] key_col , //�� output wire [7:0] LED , //��ʾ��ֵ output reg [3:0] key_value //��ֵ ); reg [5:0] count;//delay_20ms reg [2:0] state; //״̬��־ reg key_flag; //������־λ reg clk_500khz; //500KHZʱ���ź� reg [3:0] key_col_reg; //�Ĵ�ɨ����ֵ reg [3:0] key_row_reg; //�Ĵ�ɨ����ֵ always @(posedge sys_clk or negedge sys_rst_n) begin if (!sys_rst_n) begin clk_500khz <= 0 ; count= 50 ) begin clk_500khz <= ~clk_500khz ; count<=0; end else count <= count + 1; end end always @(posedge clk_500khz or negedge sys_rst_n) if(!sys_rst_n) begin key_col<=4'b0000; state<=0; end else begin case (state) 0: begin key_col[3:0]<=4'b0000; key_flag<=1'b0; if(key_row[3:0]!=4'b1111) begin //�м����£�ɨ����һ�� state<=1; key_col[3:0]<=4'b1110; end else state<=0; end 1: begin if(key_row[3:0]!=4'b1111) //�ж��Ƿ��ǵ�һ�� state<=5; else begin state<=2; key_col[3:0]<=4'b1101; //ɨ���ڶ��� end end 2: begin if(key_row[3:0]!=4'b1111) //�ж��Ƿ��ǵڶ��� state<=5; else begin //ɨ�������� state<=3; key_col[3:0]<=4'b1011; end end 3: begin if(key_row[3:0]!=4'b1111) //�ж��Ƿ��ǵ���һ�� state<=5; else begin state<=4; key_col[3:0]<=4'b0111; end //ɨ�������� end 4: begin if (key_row
扫描键盘
2021-07-14 10:00:17 1.68MB 扫描键盘
1
键盘扫描程序
2021-06-27 19:04:06 1.54MB 键盘扫描程序
1
verilog 写的矩阵键盘扫描程序模块
2021-06-25 13:15:17 4KB verilog hdl 矩阵键盘
1
键盘扫描及显示设计实验 流程图 源程序 需要的用下……
2021-06-21 07:26:55 224KB 键盘扫描及显示 设计
1