基于单片机的数字频率计的设计说明.doc
2022-06-07 09:00:35 540KB 互联网
基于单片机的数字频率计的设计论文说明.doc
2022-06-07 09:00:34 1.2MB 互联网
基于单片机的数字频率计毕业设计.doc
2022-06-07 09:00:33 323KB 互联网
。dsn仿真文件,可直接在proteus上进行仿真
2022-06-05 15:53:23 132KB 。dsn
1
绍一种以FPGA(Field Programmable Gate Array)为核心,基于硬件描述语言VHDL的数字频率计设计与实现。在介绍频率测量的原理和测量方法的基础上,针对所设计的频率计需简单易用的要求,采用FPGA和简单的外围电路使系统具有体积小、可靠性高、灵活性强及价格低廉等特点,同时还具有易于升级的特点。
2022-05-29 16:16:49 233KB FPGA 自适应 数字频率计 文章
1
设计一个八位十进制的数字频率计: (1)、能对方波测频率 (2)、能用数码管显示 VHDL语言
2022-05-23 18:28:36 374KB 数字频率计
1
通过52单片机进行频率的采集和分析工作,在通过程序使其显示在LCD1602的液晶显示屏上,通过液晶显示屏,让使用者能够直观的看到当前的输入频率是多少。 附件为C代码
2022-05-22 22:10:26 41KB 51单片机设计 数字频率计 C代码
1
数字频率计
2022-05-20 11:26:01 394KB 数字频率计
1
使用EDA仿真环境,结合EDA试验箱,高精度频率计
2022-05-18 19:52:09 84KB 频率计
1
网上找的完整毕业设计,基于FPGA的等精度频率计
2022-05-16 21:13:20 207KB FPGA 数字 频率计 毕业设计
1