从DDS基本原理出发,介绍了一种利用FPGA技术实现数字调制器载波产生电路的设计方案,给出了FPGA软件的关键程序设计。实验结果验证了该电路的可行性和有效性。
2021-03-21 21:20:17 202KB 数字调制器 载波信号 QPSK调制 DDS
1
本文介绍了基于DDS技术正弦信号发生器的设计。
2021-03-11 09:35:48 70KB DDS 正弦信号 发生器 文章
1
文章介绍了一种基于DDS的正弦信号发生器的设计方法,对此正弦信号发生器的硬件部分进行了详细的论述,并给出了系统的软件流程框图。仿真及硬件验证的结果表明,此正弦信号发生器精度高,抗干扰性好,可作为一般的正弦信号发生器使用。此设计方案具有一定的实用性。
2021-03-11 09:28:32 68KB STC89C52 AD9850 正弦信号发生器 DDS
1
基于Verilog代码和调用IP核的ROM模块存储波形,实现基于FPGA的正弦波信号输出以及波形的仿真
2020-04-25 12:44:45 2.54MB 正弦波
1
这个一个基于DDS技术的FPGA函数信号发神器设计程序。 里面包含了 正弦波、三角波、方波、2ASK、2PSK信号的产生。 频率输出精度优于10-5。 程序设计清晰简单,适合初学者使用借鉴。 开发平台是Quartus9.0
2019-12-21 22:23:39 1.07MB DDS 信号发生器 正弦波 三角波、方波
1
2001年全国大学生电子设计竞赛一等奖_基于DDS技术的任意波形发生器 2001年全国大学生电子设计竞赛一等奖_基于DDS技术的任意波形发生器
1
基于DDS的扫频信号发生器基于DDS的扫频信号发生器
2019-12-21 22:19:51 160KB 基于DDS的扫频信号发生器
1
本文主要介绍了基于DDS 的波形发生器的硬件电路和工作原理。该波形发生器是由单片机控制其外围电路产生频 率、幅度均可程控的正弦波、方波,频率输出范围为0~600 kHz ,分3 个频段:0~2 kHz ,步进值为1 Hz ;2~50 kHz , 步进值为 50 Hz ;50~600 kHz ,步进值为100 Hz。峰- 峰值为50 V , 步进值为0. 2 V。误差非常小,该方案设计合理,能满足实际要求。
1
DDS同 DSP(数字信号处理)一样,是一项关键的数字化技术。DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数字化的一个关键技术。
2019-12-21 21:57:25 133KB dds MSP430
1