介绍了DDR3 SDRAM的技术特点、工作原理,以及控制器的构成。利用Xilinx公司的MIG软件工具在Virtex-6系列FPGA芯片上,实现了控制器的设计方法,并给出了ISim仿真验证结果,验证了该设计方案的可行性。
2023-03-10 15:40:39 81KB FPGA DDR3 SDRAM控制器 MIG
1
21ic下载_EP4CE10F17C8_mini_FPGA开发板PDF原理图+原理图库PCB封装库+技术手册资
2023-03-10 10:52:48 19.41MB EP4CE10F17C8_min FPGA
1
今年Altera推出最新的10代FPGA和SoC系列产品之一MAX 10(MAX 10数据手册)FPGA,小外形封装、低成本和瞬时接通可编程逻辑器件中采用了先进的工艺,是革命性的非易失FPGA。而Altera推出的评估套件MAX10M08可以作为工业和汽车等很多市场领域和应用提供通用开发平台,也可以把 10M08 评估电路板作为开始 MAX 10 FPGA 设计的高性价比起点。 那么下面就两个方面带着大家开启MAX 10体验之旅。 一、MAX 10 FPGA特性 Altera MAX 10 FPGA是集成了闪存、ADC、RAM和DSP功能的革命性可编程器件,是单芯片、双配置的最佳解决方案。继承了前一代 MAX 器件系列的单芯片特性,使用单核或者双核电压供电,其密度范围在 2K 至 50KLE 之间。MAX 10 FPGA 系列提供先进的小圆晶片级封装 (3mmx3mm),以及有大量 I/O 引脚封装的产品。 片上资源: 50,000 个逻辑单元 (LE) 500 个 用户I/O 管脚 非易失、瞬时接通体系结构 单芯片 嵌入式 SRAM DSP 模块 高性能锁相环 (PLL) 和低偏移全局时钟 外部存储器接口 (DDR3 SDRAM、DDR3L SDRAM、DDR2 SDRAM、LPDDR2) Nios:registered: II 软核嵌入式处理器支持 支持3.3 V、LVDS、PCI 等 30多个 I/O 标准 嵌入式ADCs – 12 位,1 Msps -18 路模拟输入通道 -温度传感器 可供选择的单核或者双核供电模式 嵌入式闪存 内部振荡器 低功耗特性 -休眠模式下,动态功耗降低了95% -输入缓冲关断 128 位高级加密标准 (AES) 和其他设计安全特性 RoHS6 封装 二、MAX 10-10M08评估板 MAX 10-10M08是一款基于Altera MAX 10系列FPGA的入门级评估板,核心FPGA芯片为10M08SAE144C8G。 评估板硬件框图: 评估板硬件资源: 通过该评估板,可以学到: —面向10M08SAE144C8G,144-EQFP FPGA开发设计,103个通用IO口 —测量FPGA功耗(内核电压和IO端口电压) —实现不同I/O电压之间的桥接 —对FPGA的NOR闪存进行读写操作 —使用FPGA的模数转换器模块测量输入的模拟信号 —通过 Arduino UNO R3 连接器或者直通过孔实现与外部功能和器件的链接 该款评估板已经在Altera官网出售,价格为$49.95,有需要的可以到官网购买。 附件中我们提供MAX 10评估板相关硬件、软件支持和产品文档,现在就可以马上开始MAX 10 FPGA设计。
2023-03-09 20:20:26 3.59MB max10评估板设计 电路方案
1
Virtex®-5设备是通过将特定于应用程序的配置数据(位流)加载到内部内存来配置的。由于Xilinx FPGA配置内存是易失性的,所以必须在每次充电时对其进行配置。位流通过特殊配置的引脚加载到设备中。这些配置插脚作为许多不同配置模式的接口:
2023-03-09 17:46:03 1.61MB virtex5 configure 指南
1
很好很全的FPGA嵌入式图像处理开发资料,有很强的应用价值,如果您对这方面感兴趣,我想您一定会喜欢的!
2023-03-09 16:13:17 54MB FPGA图像处理
1
主要介绍了CIC滤波器的原理及FPGA实现,详细原理与verilog实现代码,适合初学者更快上手学习
2023-03-09 15:54:32 400KB
1
MicroBlaze嵌入式软核是一个被Xilinx公司优化过的可以嵌入在FPGA中的RISC处理器软核,具有运行速度快、占用资源少、可配置性强等优点,广泛应用于通信、军事、高端消费市场等领域。本指导手册旨在指导在FPGA工程中配置microblaze软核并生成mcs文件烧录到FPGA中成功固化运行。
2023-03-09 12:32:57 9.02MB FPGA microblaze
1
在网络通信系统中,流量控制器是实现通信业务量管制的关键电路,用于监视和控制信元的传输速率。针对多个连接共享带宽的流量控制使用需求,在分析虚调度算法的基础上,结合FPGA并行计算的特点,提出一个基于FPGA的实时响应多通道并行流量控制IP核的实现方法,进行了仿真测试,给出了资源消耗和系统最高工作频率等结果。该IP核可应用于ATM和IP网络的流量控制。
1
FPGA嵌入式项目开发实战,第二卷。
2023-03-09 09:26:23 17.72MB FPGA 嵌入式
1