以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片内完成,利用 SOPC技术,在一片 FPGA 芯片上实现了整个信号源的硬件开发平台,达到既简化电路设计、又提高系统稳定性和可靠性的目的。
1
3_现场管理与QA现场监控.pptx
2021-10-16 16:00:35 276KB 技术
3现场管理与qa现场监控.pptx
2021-10-16 16:00:34 278KB 技术
4生产现场标识管理.pptx
2021-10-16 16:00:22 241KB 技术
001隧道现场临时用电安全交底.docx
2021-10-15 12:00:36 20KB 混凝土机械
矿用机械类产品安全标志现场评审通用要求.docx
2021-10-14 17:01:06 83KB 技术
矿用机械类产品现场评审准则.docx
2021-10-14 17:01:06 87KB 技术
课程分享——人工智能商业实战应用:金融知识图谱构建与实战【企业内训现场实录】视频教程,完整版,附源码课件。欢迎大家下载学习。
2021-10-14 12:08:29 757B 人工智能 知识图谱
1
PHP新版微信上墙微现场
2021-10-13 21:03:40 130.82MB php 微信上墙
1
三类医疗器械经营许可证
2021-10-13 21:03:16 1.44MB 隐形眼镜
1