根据原图和对应的alpha图提取前景并且合成新图(基于python+opencv) 具体可以参考我的论文博客:https://blog.csdn.net/qianbin3200896/article/details/87934119
2022-05-05 17:04:52 662KB python 抠图 alpha 替换背景
1
Matlab代码verilog hls_ldpc_dec 使用Xilinx HLS(C合成Verilog代码)在FPGA中实现完整的线型LDPC解码器(IEEE 802.16e)。 1.环境与建设 env : Vivado HLS 2018.2或2016.3,MATLAB 2014a(用于matlabcode) 运行: 步骤1: vivado_hls -f run_hls.tcl 步骤2:启动vivado HLS并打开项目第三步:运行C综合,C / RTL协同仿真等 2.相对链接
2022-05-05 11:02:37 621KB 系统开源
1
人工智能-机器学习-概念合成理论与广告解读.pdf
2022-05-05 09:09:50 2.1MB 人工智能 机器学习 文档资料
合成孔径雷达(SAR) SAR是一套多波束合成孔径雷达,工作频率为 5.3 GHz,属C频段,HH极化。SAR扫描左侧地面。它有5种工作模式,5种模式的照射带分别为: 500km,300km,200km,300km与500km,800km。 地面分辨率分别为28 m×25 m,28 m×25m,9m×l0m,30m×35m与55m×32m,28m×31m。 BACK
2022-05-04 23:45:57 11.32MB 《遥感导论》
1
从谐波产生方波
2022-05-04 20:20:19 1KB matlab
1
锁相环路由于具有高稳定性、优越的跟踪性能及良好的抗干扰性,在频率合成中得到了广泛应用。但简单的锁相环路对输出频率、频率分辨率等指标往往不能满足要求,所以要对简单锁相环路加以改进。小数分频锁相环则是改进方案之一。采用小数分频锁相环带来的一个严重问题是分数调制(又称相位调制)问题。产生的原因是:当环路锁定时,分频器的分频比不是固定的,而是在N和N+1之间变化。由于输出频率f0=N.FXfr,所以当分频比为N时,鉴相器的fo/N信号相位超前fr的相位,而且两者相位差不断增加,直到分频比为N+1。这时相位差突然降到0,其结果是鉴相器的输出呈现阶梯锯齿波形。这样一个波动电压加到压控振荡器上就会产生频率调
2022-05-04 19:29:26 144KB FPGA在锁相频率合成中的应用 其它
1
直接数字频率合成器开题报告
2022-05-04 19:04:36 588KB 文档资料
1 引言 数字锁相环频率合成器已经广泛的运用在军事和民用无线通信领域,而用CPU控制的可编程大规模数字锁相环频率合成器则是其中的关键技术。当前,可编程逻辑电路在数字系统设计中飞速发展,很多中规模,甚至大规模的数字系统已经可以通过可编程逻辑电路来实现单片集成,即用一个芯片完成整个数字系统的设计。因此将CPU控制的数字锁相环频率合成系统集成在一块可编程逻辑芯片中实现已经成为可能。本系统由多个可编程的数字分频器、数字鉴频-鉴相器以及协调控制工作的CPU组成。 2系统结构 数字锁相环频率合成系统的工作原理是:锁相环对高稳定度的基准频率(通常由晶体振荡器直接或经分频后提供)进行精确锁定,环内
1
大数据-算法-费托合成催化剂反应动力学研究与反应器数学模拟.pdf
2022-05-04 14:08:54 5.57MB big data 算法 文档资料
大数据-算法-非线性光学材料的水热合成.pdf
2022-05-04 09:07:46 2.63MB 算法 big data 文档资料