本实训项目帮助学生从可控加减法单元,先行进位电路,四位快速加法器逐步构建 16 位、32 位快速加法器。学生还可以设计阵列乘法器,乘法流水线,实现原码一位乘法器,补码一位乘法器、运算器等教材上的核心内容。 8位可控加减法电路设计 CLA182四位先行进位电路设计 4位快速加法器设计 16位快速加法器设计 32位快速加法器设计 5位无符号阵列乘法器设计 6位有符号补码阵列乘法器 乘法流水线设计 原码一位乘法器设计 补码一位乘法器设计 MIPS运算器设计
2021-04-03 22:30:33 680KB 运算器设计 Logisim HUST
1
第9:CRC编码流水传输实验.txt sadassaasdasdasdasdasdasdsdadasdas
2021-04-02 22:45:20 605KB logisim
1
第8:16位CRC并行编解码电路设计.txt hgchgchgchgchgchgcghcghchjgjhmknlk
2021-04-02 22:41:35 605KB logisim
1
雷达数据处理及应用_何友,修建娟,欣 雷达数据处理及应用_何友,修建娟,
2021-04-02 16:43:40 25.64MB 雷达
1
以下十一,自测100分通过—— 第1:8位可控加减法电路设计 第2:CLA182四位先行进位电路设计 第3:4位快速加法器设计 第4:16位快速加法器设计 第5:32位快速加法器设计 第6:5位无符号阵列乘法器设计 第7:6位有符号补码阵列乘法器 第8:乘法流水线设计 第9:原码一位乘法器设计 第10:补码一位乘法器设计 第11:MIPS运算器设计
1
第2:汉字机内码获取实验.txt
2021-04-01 11:21:32 530KB logisim
1
第3:偶校验编码设计.txt
2021-04-01 10:33:50 530KB logisim
1
WHUT计算机组成与体系结构课程内实验(依托Educoder平台)。内附第5-9卡通源码,纯自主完成,亲测可用.(仅供学习交流)
1
Educoder平台,华中科技计算机组成原理实验-运算器(HUST),1-11circ完整文件,自己做的
1