芯片的连接: 将8255的C口和8个开关相连接(开关选为K0~K7)。PC0连接K0,PC1连接K1,依次类推到PC7连接K7。 8255个A口 PA6、PA5、PA4、PA3、PA2、PA1、PA0 分别连接到74LS244的1A2(5)、1A3(6)、1A4(8)、2A1(11)、2A2(13)、2A3(15)、2A4(17) 。 七段数码管的dp、g、f、e、d、c、b、a分别连接到74LS244的1Y1(18)、1Y2(16)、1Y3(14)、1Y4(12)、2Y1(9)、2Y2(7)、2Y3(5)、2Y4(3) 。 75452(喇叭?)和七段数码管的gnd连接。 基本原理: 逻辑开关K0~K7代表8个竞赛小组的抢答按扭,分别给出组号:0、1、2、3、4、5、6、7号。当某个逻辑开关置1时表示某小组抢答按扭按下。此时在七段数码管上将其组号显示出来,并且喇叭响一声。 流程图如下: 1、开始 2、BX指向段码表首址 3、设置8255 A口输出 C口输入 4、自C口输入数据 5、是0吗?是——转向4;否——转向6 6、求出组号至AL 7、查表求出段码 8、将段码自8255 A口输出 9、响铃 10、自键盘接收一字符 11、是空格吗?是——转向4;否——转向12 12、结束
2021-11-17 12:14:37 31KB 汇编 接口技术 竞赛抢答器
1
题目要求设计一个用于智力竞赛的抢答计时器。主持人按下启动钮,开始抢答,参赛方(八方)看到允许抢答信号后分别按不同的抢答按钮参与抢答。一旦其中一方按下按钮,相应的抢答者编号显示在屏幕上,此时若其他按钮按下均无效。若无一人按下按钮,则抢答结束(以后按抢答无效)。
2021-11-14 00:37:59 1.66MB 竞赛抢答器
1
设计的多功能智力竞赛抢答器可实现8路抢答;电路由两部分组成:主体电路和扩展电路;主体电路由编码器、计数器、锁 存器和门电路组成,扩展电路由定时器和必要的门电路等组成;电路实现了主持人根据题目的难易程度设置抢答时间的长短,利用控制 按键控制系统的清零和抢答开始,译码显示器上显示倒计时时间和抢答选手的编号,抢答开始和结束时报警电路发出提示音以提示选手 和观众;通过 Multisim 软件对电路进行仿真,可实现8路抢答、抢答时间的最大设置为99s、倒计时显示、抢答选手编号显示、抢答开 始声音提示、有选手抢答声音提示和定时时间到声音提示等功能
2021-11-08 15:24:42 659KB MULTISIM
1
通过此次实验,首先我懂得了有关竞赛抢答器的知识,我们了解到,即使书本上的知识掌握得再好,在将它付诸实践时,还是会碰到各种各样的问题。这次课程设计就是一次对自己所学知识的总结与综合运用,使我们对这微机原理这门课程有了更深的了解同时也明白了实验不单是搞懂软件方面内容,也要注重硬件的配合及原理。这次实验虽然程序不是自己编写,但我至少弄懂了大部分,收获良多
2021-10-15 20:04:09 545KB 竞赛抢答器
1
知识竞赛抢答器PLC设计 图纸 外文翻译 毕业设计调研报告 任务书 正文 知识竞赛抢答器,顾名思义就是用于比赛时,跟对手比反应时间,思维运转快慢的新型电器。随着社会科技技术的不断发展,他的应用场合也随之增加;技术含量大大提升;更加方便可靠。目前, 形式多样、功能完备的抢答器已广泛应用于电视台、商业机构、学校及企事业单位, 它为各种竞赛增添了刺激性、娱乐性, 在一定程度上丰富了人们的业余生活。用PLC进行知识竞赛抢答器设计,其控制方便,灵活,只要改变输入PLC的控制程序,便可改变竞赛抢答器的抢答方案。
2021-08-22 20:01:50 624KB PLC
基于FPGA的竞赛抢答器设计,使用verilog语言实现,可以拿来直接当课设使用。货真价实!
2021-08-22 09:08:34 390KB FPGA竞赛抢答器
1、抢答电路设有编号是K0~K7的按钮开关给8位编号是0~7竞赛选手使用。 2、抢答电路设有编号是S1、S2给主持人1、主持人2使用,主持人1负责电路清零和抢答开始控制,主持人2负责时间预置和计时启动。 3、抢答电路具有优先编码、选手编号锁存和显示功能。即主持人1把开关S1拨到抢答开始,最先按抢答按钮的选手编号会显示并锁存到主持人1清零,其余选手抢答无效,主持人1拨开关S1清零后,才可以进行下轮抢答。 4、抢答电路具有答题定时计数功能。选手回答时间主持人2事先设定,如60秒,拨开关S2到时间预置,选手抢答有效后,主持人2拨开关S2到计时开始,倒计时开始,显示剩余时间,当剩余时间为0时,报警信号灯亮。 5、将RS触发器应用到开关电路中,RS触发器输出端以及其他相关逻辑和门电路构成两片74LS192D的电源输入A开关打到右侧开始倒计时,A开关打到左暂停倒计时。解决无法中途暂停的问题。 6、抢答电路具有抢答定时计数功能。主持人1可事先设定抢答时间,如30秒,抢答开始,用加法计数,每秒加1,即0-29共30秒内有效,超过抢答无效。
2021-08-16 17:18:07 1006KB 数字电路
1
基于FPGA的多路竞赛抢答器设计.pdf
2021-07-13 14:05:43 791KB FPGA 硬件技术 硬件开发 参考文献
六路竞赛抢答器设计 六路竞赛抢答器设计 六路竞赛抢答器设计
2021-07-11 15:48:47 81KB 六路竞赛抢答器设计
1