CCD是利用光电转换原理把图像信号转换为电信号,即把一幅按空间域分布的光学图像,转换成为一串按时间域分布的视频信号的半导体元器件。因其具有体积小、重量轻、功耗低、灵敏度高、工作稳定、寿命长、自扫描和便于同计算机接口等优点,被广泛应用于图像传感和非接触式测量。CCD应用的关键问题之一,是驱动时序发生器设计。它直接关系到CCD的信号处理能力、转换效率和信噪比等光电转换特征。针对Sony公司面阵CCD ICX098BQ的工作原理和驱动时序的要求,给出了驱动时序发生器的具体设计,使用VHDL语言对驱动时序发生器的实现方案进行了硬件描述,采用Quartus II 8.0对所设计的时序发生器进行了功能仿真,在该驱动时序发生器作用下,对Sony公司ICX98BQ面阵CCD产生的输出信号波形进行了验证。
2023-03-30 19:43:18 566KB FPGA
1
介绍了Altera的FPGA: MAX10模数转换的用法,包括如何设计电路,注意什么等等
2023-03-30 18:14:44 639KB Altera
1
MAX10 通用IO用户指南
2023-03-30 17:28:46 1.13MB fpga 硬件
1
西电2010年FPGA课件,另附习题作业
2023-03-30 12:14:01 2.04MB FPGA
1
使用VIVADO 2018.1版本,相关链接https://blog.csdn.net/pp_0604/article/details/120332536#comments_25429995
2023-03-29 23:26:44 52.28MB FPGA工程 远程更新
1
一种可配置的CNN协加速器的FPGA实现方法
2023-03-29 21:57:46 2.66MB 一种 可配置 cnn 加速器
1
本文介绍了一种基于FPGA和DSP的多通道音频采集卡的设计和实现方案,该卡能够工作在多种采样率下并可以使用DSP中不同的音频算法用于满足不同场合,并通过PC104接口将处理后的数据上传至主机。采集卡已应用在船舶航行数据纪录仪VDR中。
2023-03-29 19:21:10 179KB DSP
1
基于FPGA的VHDL语言的一种CCD驱动时序的设计方法,用来对目前一些线阵CCD进行驱动,它可以产生多路时序而且频率很高,足够达到要求
2023-03-29 16:11:20 332KB FPGA CCD VHDL
1
电荷耦合器件(CCD)作为新兴的固体成像器件即图像传感器,具有体积小,重量轻,分辨力高,噪声低,自扫描,工作速度快,灵敏度高,可靠性好等优点,受到人们的高度重视,广泛应用于图像传感、景物识别、非接触无损检测、文件扫描等领域。CCD驱动电路的实现是CCD应用技术的关键问题。以往大多是采用普通数字芯片实现驱动电路,CCD外围电路复杂,为了克服以上方法的缺点,利用VHDL硬件描述语言.运用FPGA技术完成驱动时序电路的实现。该方法开发周期短,并且驱动信号稳定、可靠。系统功能模块完成后可以先通过计算机进行仿真,再实际投入使用,降低了使用风险性。   1 硬件设计   CCD的硬件驱动电路系统的器件
2023-03-29 16:04:06 404KB 基于FPGA的CCD驱动设计
1
基于FPGA的千兆以太网实现
2023-03-29 10:54:20 609KB 基于 fpga 千兆以太网 实现
1