本文主要介绍PS端(ARM CPU0)的裸机与FreeRTOS案例的使用说明,适用开发环境:Windows 7/10 64bit、Xilinx Vivado 2017.4、Xilinx SDK 2017.4。以axi_gpio_led_demo案例为例演示工程编译、程序加载与固化等相关操作方法。
2021-06-30 18:02:20 2.41MB 开发板 核心板 zynq arm
1
xilinx公司linux嵌入式开发必备交叉编译工具,亲测可用,环境搭建请参考我的博客《Zedboard学习(一)----Linux交叉编译环境搭建》。
2021-06-30 14:18:41 126.47MB zynq linux 交叉编译工
1
本系统主要由 FPGA 中央控制模块、蓝牙笔模块和云端平台组成,玩家可以通 过蓝牙笔或云端平台进行游戏操作,同时游戏的画面会实时显示在 HDMI 显示 器上和云端平台。 FPGA 中央控制模块主要负责加速计算五子棋的 AI 算法、对五子棋游戏的流程 控制、接收蓝牙笔传来的数据、控制 HDMI 显示,通过 WIFI 发送数据给云端平 台,从而实现。 内含程序+技术文档
2021-06-29 12:02:07 46.27MB FPGA 五子棋
AXI总线系列博客专属源码和验证工程,博客地址如下: https://blog.csdn.net/qq_33486907/article/details/88289714
2021-06-26 19:02:23 37.73MB AXI总线 VIVADO ZYNQ
官方AD9363参考设计文档 AD9363_Design_File_Package.zip AD9363-Register-Map-Reference-Manual-UG-1057.pdf AD9363-Reference-Manual-UG-1040.pdf
2021-06-26 15:51:02 3.47MB AD9361  ZYNQ ZEDBOARD
1
ug585-Zynq-7000-TRM.pdf Zynq-7000 All Programmable SoC Technical Reference Manual
2021-06-25 16:33:35 17.3MB ug585 Zynq 7000 TRM
1
本项目中的RTL8723BU模块包含了WIFI和蓝牙,为2合1的硬件方案,由于WIFI和蓝牙都包含2.4G频段,所以容易互相干扰,不过RTL8723BU通过共存机制解决了这个问题,但并不代表WIFI和蓝牙就互不影响,在调试的过程中发现蓝牙的射频功耗是在WIFI驱动中设定的,也就是说,想要蓝牙满功率运行,需要先加载WIFI驱动,并且执行ifconfig wlan0 up指令将射频功耗调到正常范围,否则蓝牙的信号会很弱。
1
S05_基于ZYNQ的HLS 图像算法设计,中文教程,手把手操作
2021-06-24 00:21:08 8.41MB HLS 图像处理 zynq
1
The_Zynq_Book_ebook_chinese zynq官方教学书籍以及官方实例附源码 亲测可用
2021-06-23 13:28:33 42.88MB zedboard zynq7000
1
Zynq 连接的外设 LED(包括 PS 连接的 2 个 LED 和 PL 连接的 3 个 LED)、蜂鸣器、按键、 温度传感器、加速度传感器的基本功能测试都集成在了 Ramdisk 系统中。通过运行相关应用 程序可以进行各个外设的测试。
2021-06-23 12:02:33 128KB FPGA zynq 加速度传感器
1