学习多层次设计方法,设计一位控制为M,使M=0;模23记数;M=1;实现109记数;结果用静态数码管显示。
2021-11-03 21:35:19 239KB EDA,模可变计数器
1
本电路实现了异步十进制加法计数器的功能. 该设计思路用观察时序图的方式求出时钟方程, 再根据时钟取值修改状态表, 之后再求出状态激励方程(D触发器).
2021-11-03 09:18:13 15KB 数字电路
1
数字电子技术课程设计。数电课程设计-四位二进制减法计数器目录:一.课程设目的 1 二.课设题目实现框图 1 2 三.实现过程 1 3 1.VHDL 1 13 1.1建立工程 1 13 1.2VHDL源程序 6 3 1.3编译及仿真过程 8 3 1.4引脚锁定及下载 11 3 1.5仿真结果分析 11 3 2.电路设计 12 5 2.1设计原理 12 3 2.2基于Multisim的设计电路图 14 3 2.3逻辑分析仪显示的波形 15 3 2.4仿结果分析 15 3 四.设计体会 16 9 五.参考文献 17 22
2021-11-02 16:54:09 1010KB 数电 课程设计 减法计数器
1
硬件设计的电路,是用集成计数器74LS161构成可编程分频器
1
数字电路实验 模18计数器 Multisim
2021-11-01 18:05:49 101KB 数字电路 计数器 Multisim
1
用at89c51做的一个两位加减计数器 有proteus仿真图 源程序代码 以及hex文件 源程序用c语言写的
2021-10-31 23:34:47 17KB 单片机 计数器
1
FPGA各时序电路程序。包含各种存储器、触发器、寄存器、计数器等
1
verilog语言编写的5进制计数器的源程序加仿真程序,Vivado软件应用,程序正确,可以直接出仿真波形,少加修改可以变成任意进制计数器,
2021-10-30 15:08:25 7KB verilog vivado
1
名称:用计数器中断实现 100 以内的按键计数 说明:本例用 T0 计数器中断实现按键技术,由于计数寄存器初值为 1,因此 P3.4 引脚的每次负跳变都会触发 T0 中断,实现计数值累加。计数器的清零用外部中断 0 控制。
1
Android Studio3.0直接运行调试 public void onServiceConnected(ComponentName name, IBinder service) { //Activity和Service通过aidl进行通信 iSportStepInterface = ISportStepInterface.Stub.asInterface(service); try { mStepSum = iSportStepInterface.getCurrentTimeSportStep(); updateStepCount(); } catch (RemoteException e) { e.printStackTrace(); } mDelayHandler.sendEmptyMessageDelayed(REFRESH_STEP_WHAT, TIME_INTERVAL_REFRESH); }
2021-10-28 18:57:22 8.31MB 计步器
1