真实材料分享:DSP+FPGA通信案例开发手册,欢迎嵌入式DSP,FPGA,ARM开发者下载学习!
1
书系统介绍了C66x多核软件开发的知识,并基于C6678的设计实例介绍了相关设计经验。系统介绍了C66x DSP器件的基础概念和多核软件设计的基础知识,引领读者循序渐进地掌握多核软件设计技术。对于传统DSP开发人员比较陌生的一些概念,如Cache、预取、数据一致性、数据依赖、死锁等,进行了重点描述。系统介绍了C66x多核器件的存储器、DMA传输、中断等内容,并结合工作实际,介绍了多核软件优化、多核并行设计及任务级优化经验。,以多普勒成像的设计实例描述了如何实现并行设计。 全书共11章,内容包括C66x DSP的基本组成,如存储器组织、DMA传输、中断和异常、Cache缓存和数据一致性等,并包含CCS软件开发环境、SYS/BIOS实时操作系统、多核并行设计、软件设计优化等相关知识。
2020-04-08 03:26:57 5.6MB DSP C6678 Cache缓
1
该C文件基于C66x系统,给出了SRIO的标准配置程序,开发人员可以适当修改该程序,以达到自己的编程目的。
2019-12-21 19:50:07 17KB SRIO C66x
1