本文是用verilog语言来描述一个基于FPGA的多功能数字电子时钟的设计,该设计具备时间显示,准确计时,时间校准, 定时闹钟等功能。本文首先介绍了需要完成的工作,然后介绍了系统整体设计以及源代码开发过程。源代码首先在Quartus软件上进行仿真、综合,通过后下载到正点原子新启点开发板上,在FPGA器件上的试验结果表明上述功能全部正确,工作稳定良好。 1、能够用数码管或液晶屏显示时、分和秒(采用24小时进制); 2、具有按键校时功能,对小时和分单独校时,对分校时时,停止向小时进位; 3、具有闹钟功能,闹钟铃声为自主设计的用蜂鸣器发出的声音; 4、通过按键设置闹钟功能,且自动停闹和手动操作停闹; 5、其它创意设计:增加闹钟模式开启指示灯和闹铃提示灯;可以作为秒表使用。
2023-02-21 22:12:41 8.68MB fpga 课程设计 数字时钟
1
具有时、分、秒计数显示功能,以24小时循环计时,时钟计数显示时有LED灯的花样显示,具有调节小时、分钟及清零的功能。
2023-02-16 23:23:17 2.07MB vhdl,数字时钟,源码,电子时钟
1
基于FPGA的数字电子时钟,采用verilog语言编写,引脚已经设置好,直接运行上传即可使用。本文是用verilog语言来描述一个基于FPGA的多功能数字电子时钟的设计,该设计具备时间显示,准确计时,时间校准, 定时闹钟等功能。本文首先介绍了需要完成的工作,然后介绍了系统整体设计以及源代码开发过程。源代码首先在Quartus软件上进行仿真、综合,通过后下载到正点原子新启点开发板上,在FPGA器件上的试验结果表明上述功能全部正确,工作稳定良好。 1、能够用数码管或液晶屏显示时、分和秒(采用24小时进制); 2、具有按键校时功能,对小时和分单独校时,对分校时时,停止向小时进位; 3、具有闹钟功能,闹钟铃声为自主设计的用蜂鸣器发出的声音; 4、通过按键设置闹钟功能,且自动停闹和手动操作停闹; 5、其它创意设计:增加闹钟模式开启指示灯和闹铃提示灯;可以作为秒表使用。
2023-02-14 19:42:52 8.91MB fpga FPGA开发 verilog 课程设计
1
文件里面包含原理图和pcb版图,用74LS1160设计.简介明了.
2023-01-14 00:11:20 710KB pcb设计
1
1.自动计时,由8位LED显示器显示时、分和秒,中间用横杠隔开; 2.具备校准功能,可以直接通过按键设置当前时间; 3.具有自动复位、暂停、启动控制等功能。
2022-12-27 21:40:47 350KB 单片机 电子时钟 at89c51
1
用TTL芯片设计一个60秒计数器与电子时钟,以一昼夜24小时为一个计数周期。准确计时,具有“时”“分”“秒”数字显示,并具有调时功能。要求电路尽量简化,并选用同类型的器件。在Proteus上进行电路的设计和计算机仿真。 要求细分: 设计一个具有时、分、秒显示的电子时钟。 使用中小规模集成电路设计,能够仿真运行。 目的 1.巩固电工电子技术和数字逻辑电路等理论知识的学习。 2.掌握定时器、计数器及其它基本逻辑门电路的工作原理。 3.利用计算机辅助软件对系统进行方案设计与仿真。 4.掌握74LS90,555等芯片的原理和用法。 5.熟练掌握Proteus仿真软件的电路图绘制。 6.培养系统综合设计能力,为后续学习打下坚实的基础。
2022-12-19 13:21:44 118KB 组成原理、数字逻辑
1
数电电子时钟带闹钟 protues仿真成功
2022-12-17 20:30:42 32KB 数电 电子时钟 带闹钟 课程设计
1
单片机课程设计,电子时钟
2022-12-11 22:01:17 244KB 单片机
1
LCD1602电子时钟源代码,实现小时分钟秒的电子时钟
2022-11-28 20:13:43 77KB 1602 电子时钟
1
设计一个数字时钟,显示范围为00:00:00~23:59:59。通过几个开关进行控制,其中开关K1用于切换时间设置(调节时钟)和时钟运行(正常运行)状态;开关K2用于切换修改时、分、秒数值;开关K3用于使相应数值加1调节;开关K4用于减1调节;开关K5用于设定闹钟,闹钟同样可以设定初值,并且设定好后到时间通过实验箱音频放出一段乐曲作为闹铃。
2022-11-28 09:32:26 637KB 电子时钟设计
1