超级实用的html5制作15种数字时钟样式代码 超级实用的html5制作15种数字时钟样式代码
2023-03-20 10:40:56 10KB html5 时钟样式
1
功能描述: 1、基本时、分、秒的显示(24时制) 2、支持年、月、日显示(闰年判断) 3、支持秒表功能,可计时、可暂停 4、能够实现闹钟的功能(音乐播放) 5、能够对以上各参数进行手动设置 6、支持LCD显示 附实验报告、使用说明和VHDL源码, 功能全面,可下载到DE2板上运行
2023-03-06 23:28:05 3.27MB VHDL 数字时钟
1
随着科学技术的快速发展,LED点阵显示技术将在实际生活中的应用越来越广。本文设计了一套16*64点阵数字时钟显示系统,该系统是一种基于AT89S52单片机为核心的低成本、微型化的数字显示系统,它根据人眼视觉暂留原理, 以DS12887为时钟芯片, 应用单片机技术和动态扫描技术来显示时间日期等信息。该系统主要由主控制器模块、实时时间模块、显示扫描模块和上位机模块等四个模块构成。设计利用MC-51单片机系统的I/O口,使用标准RS232串口方式与上位机通信,使用读写外数据存储器方式采集和修改时间数据,使用串口移位寄存器方式将数据循环发送到显示屏,实现了上位机修改时间日期,上位机读取系统时间日期并显示在上位机软件中,上位机控制显示内容,LED动态显示等功能。可实现时间显示,日期显示,闹钟显示,星期显示,时间日期等自动切换显示,文字信息显示等功能。 通过硬件和软件的制作和调试,达到了上位机控制,数字时钟LED显示的预期效果。
1
本文是用verilog语言来描述一个基于FPGA的多功能数字电子时钟的设计,该设计具备时间显示,准确计时,时间校准, 定时闹钟等功能。本文首先介绍了需要完成的工作,然后介绍了系统整体设计以及源代码开发过程。源代码首先在Quartus软件上进行仿真、综合,通过后下载到正点原子新启点开发板上,在FPGA器件上的试验结果表明上述功能全部正确,工作稳定良好。 1、能够用数码管或液晶屏显示时、分和秒(采用24小时进制); 2、具有按键校时功能,对小时和分单独校时,对分校时时,停止向小时进位; 3、具有闹钟功能,闹钟铃声为自主设计的用蜂鸣器发出的声音; 4、通过按键设置闹钟功能,且自动停闹和手动操作停闹; 5、其它创意设计:增加闹钟模式开启指示灯和闹铃提示灯;可以作为秒表使用。
2023-02-21 22:12:41 8.68MB fpga 课程设计 数字时钟
1
数字时钟-纯数据电路搭建-原理图PCB源文件
2023-02-20 18:31:01 43KB 数字时钟
1
具有时、分、秒计数显示功能,以24小时循环计时,时钟计数显示时有LED灯的花样显示,具有调节小时、分钟及清零的功能。
2023-02-16 23:23:17 2.07MB vhdl,数字时钟,源码,电子时钟
1
(1)具有"秒"、"分"、"时"计时的功能,小时计数器按 24 小时制计时。 (2)具有校时的功能,能够对"分"和"小时"进行调整。 (3)扩展:闹钟系统和数字万年历系统。 数字电子钟的总体框图如下,由555定时器,计数器,显示器,译码器,矫正电路组成。555定时器构成的多谐振荡器产生秒脉冲信号,送入计数器计数,通过译码器译码后,由显示器显示出“年”、“月”、“周”、“日”、“时”、“分”、“秒”。对“时”、“分”信号的每一位编码与设定闹钟的信号编码进行对比,构成闹钟系统。
2023-02-07 22:03:14 1.89MB Multisim
1
数字逻辑大作业报告----数字时钟 24进制--60进制--60进制的连接 武汉工程大学
2022-12-31 14:18:28 438KB 硬件
1
基于FPGA的简易数字钟设计,可实现时、分、秒的led显示与调时。
2022-12-31 09:54:35 277.87MB fpga
1
数字时钟multisim 12.0电路图
2022-12-30 09:18:29 283KB 硬件
1