本方案利用FPGA实现了巴特沃兹IIR数字带通滤波器,并给出较为详细的方案设计过程。实验结果证明了所设计的滤波器完全满足预定设计要求,从而也证实了本方案的有效性、可行性。
2022-06-28 14:55:48 155KB A/D转换器 数字滤波器 FPGA 文章
1
vivado2019.2中通过verilog实现基于FPGA的低通滤波器,并提供testbench测试文件+含代码操作演示视频 运行注意事项:使用vivado2019.2或者更高版本测试,用软件打开FPGA工程,然后参考提供的操作录像视频跟着操作。工程路径必须是英文,不能中文。
2022-06-28 10:33:20 65.43MB fpga开发 源码软件 verilog 低通滤波器
基于FPGA在VIVADO上的的AD数码管显示例程,FPGA开发,欢迎大家下载
2022-06-28 08:46:24 8KB FPGA VIVADO VERILOGHDL 数码管AD
1
基于FPGA的verilog语言的双人对战井字棋程序,用8x8的双色点阵显示,4x4的矩阵键盘1~9实现双人对战,只有一个bug,不能判断输赢!!!!!
2022-06-25 09:08:10 4.26MB fpga verilog
1
摘要:随着微电子技术的高速发展,基于片上系统SOC 的关键词识别系统的研究已成为当前语音处理领域的研究热点和难点.运用Xilinx 公司ViterxII Pro 开发板作为硬件平台,结合ISE10.1 集成开发环境,完成了语音帧输出.MFCC.VQ和HMM等子模块的设计;提出了一种语音帧压缩模块架构,有效实现了语音帧信息到VQ 标号序列的压缩,实现了由语音帧压缩模块和HMM模块构建的FPGA关键词识别系统.仿真实验结果表明,该系统具有较高的识别率和实时性,为关键词识别系统的FPGA硬件电路的实现研究提供了实例.   1 引言   关键词识别是指检测连续语音流中是否包含有特定的词并识别出该词
1
基于FPGA的GMSK调制器的设计实现.pdf
2022-06-23 17:35:26 583KB FPGA 硬件技术 硬件开发 参考文献
基于FPGA的数字时钟,采用状态机的程序
2022-06-23 15:19:10 929KB fpga
1
要求改变脉冲周期和输出脉冲个数的脉冲输出电路模块在许多工业领域都有运用。采用数字器件设计周期和输出个数可调节的脉冲发生模块是方便可行的。为了使之具有高速、灵活的优点,本文采用Atelra公司的可编程芯片FPGA设计了一款周期和输出个数可变的脉冲发生器。经过板级调试获得良好的运行效果。
2022-06-23 01:09:44 198KB 通用电子测量
1
本方法设计的LS波段宽带步进频率信号源结合了DDS和锁相环芯片二者的优点,在FPGA的综合配置、 控制下完成了满足要求的频率源设计要求,供读者参考学习。
2022-06-23 00:18:46 277KB FPGA 宽带 步进频率信号源设计 文章
1
基于FPGA出租车计费器设计报告(verilog).doc
2022-06-21 17:01:40 88KB 出租车计费器
1