在有限域上的模算术运算中,乘法运算最基础且最耗时,因此为提高公钥密码体质的运算速度,设计出运算速度快、消耗时间少的模乘法器非常关键。该文设计出进位保留Barrett模乘法器,乘法部分利用进位保留乘法器,求模运算部分利用Barrett约减运算,用硬件描述语言进行FPGA设计与实现,避免了除法运算。对于192位的操作数,完成Barrett模乘需要约186个时钟周期,计算速率可以达到269.17 Mb/s。
1
基于FPGA的任意小数分频器的设计.pdf
2022-07-04 19:06:54 182KB 技术资料
同样是2fsk的调制,但是是模块化的,更加清晰和易于调试,时钟经过改良后可以更加精确地读取采样.内含采样.非常适合交作业...
2022-07-03 15:51:06 308KB verilog 2fsk
1
基于FPGA的高速图像采集和处理卡 能用于视觉检测系统
2022-07-02 09:06:48 126KB FPGA 高速图像采集 视觉检测系统
本文研究了TCP/IP通信协议在Xilinx公司FPGA上的实现,介绍了其软硬件的系统组成及原理,通过建立一个例子加以说明和应用这个设计平台,证明了此平台设计可行性,并且完成了FPGA与Matlab的通信,为数据的实时显示及实时控制提供了很好的平台和设计方法,本设计也完成了CPU软核设计的实现,其功能可根据需要进行定制,非常灵活,不但引入了软核处理器和嵌入式操作系统Xilkernel,而且应用了Lw-IP_300b栈,使用大量的IP核,这样大大降低了系统平台的复杂度,缩短了开发的周期,其软硬件部分的设计分离的设计架构,使得整个系统修改和重构更加方便,真正实现了所谓的片上系统。而本设计采用Matlab接收数据,并且可利用其强大的数据采集、处理、仿真、实时动态显示的功能来更好完成数据分析研究。
2022-07-01 20:17:42 213KB FPGA
1
基于FPGA的fir滤波器设计,quartusii开发,包含说明文档和verilog代码。 采样频率为100K,基波为1000Hz,谐波为21KHz,截止频率为20K,滤波器的阶数为8
2022-07-01 13:38:12 7MB fir滤波器 FPGA quartusii verilog
针对模拟信号源存在精度低、频率范围小,以及定制直接数字频率合成信号源的控制方式、置频速率等不满足系统要求的问题,设计了一种基于FPGA的信号源。该信号源基于直接数字频率合成原理,采用FPGA的模块化设计方法,实现了频率、相位、幅值可调的正弦波、方波、三角波等波形输出。实验表明,该信号源输出波形质量好,频率分辨率高,控制灵活、方便。
1
提出了一种基于FPGA控制的免疫层析信号数据采集系统,系统由免疫层析模拟信号采集模块、FPGA数字控制模块和上位机处理模块组成。FPGA数字控制模块由A/D驱动、电机驱动和数据传输模块组成,其主要工作流程是电机转动的同时控制TM7705同步采样,并在RAM中缓存采样数据。该系统能够实现试条检测的控制,检测结果表示线性度为R2=0.998,灵敏度为0.027 7 mL/μg,最低检测浓度为1.95 μg/mL,重复性小于5%。该系统检测灵敏度较高、一致性稳定,具有较好的实用性和可扩展性。
2022-06-30 16:34:12 416KB 免疫层析
1
摘要:该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体复位、按键选择演奏方式、循环演奏以及数码管显示乐谱的功能。系统能自动从头开始循环播放,也可随时起停、、按键选择播放、循环播放播放中切换歌曲以及发光二极管动态显示播放的音符。经过实际电路测试验证,达到了设计要求。   1 系统的设计要求   应用VHDL硬件描述语言,设计一个乐曲硬件演奏电路,它能将一首预先设置存储好的乐曲自动播放出来,除此之外,也能够通过按键的方式输入音符,使其具备简易电子琴的
1
基于EP4CE6E22C8芯片设计一款弹弹球游戏,包括字幕模块,状态机,颜色显示和球动弹等模块,属于课程设计。
2022-06-29 19:46:44 9.52MB fpga
1